EDA/PLD中的基于模块化设计方法实现FPGA动态部分重构
用户评论
推荐下载
-
基于模块化设计方法实现FPGA动态部分重构
本文以Xilinx FPGA为研究对象,介绍了采用模块化设计实现FPGA动态部分重构功能的方法。FPGA的动态部分重构功能使硬件设计更加灵活,可以将不同设计定位到芯片内同一逻辑资源部分,重构此部分逻辑
11 2020-08-17 -
EDA PLD中的SDRAM通用控制器的FPGA模块化设计
摘要: 介绍了一种SDRAM通用控制器的FPGA模块化解决方案。关键词: SDRAM控制器;FPGA;VHDL;状态机;仲裁机制 引言 同步动态随机存储器(SDRAM),在同一个CPU时钟周期
5 2020-12-29 -
EDA PLD中的基于FPGA的可重构智能仪器设计
摘要:传统测试仪器普遍存在生产出来后普通用户难以改变其相对固定的功能,无法满足多样性的测量。基于此本文开发了基于FPGA的可重构智能仪器,利用SOPC Builder软件在FPGA中嵌入了Nios I
7 2020-11-10 -
EDA PLD中的基于IP模块的PCI接口设计及FPGA实现
PCI局部总线不仅是目前最新的计算机总线,而且是一种兼容性最强、功能最全的计算机总线。它可同时支持多组外围设备,而且不受制于处理器,为CPU及高速外围设备提供高性能、高吞吐量、低延迟的数据通路。图形用
18 2020-11-26 -
EDA PLD中的基于FPGA的DisplayPort设计与实现
在1月份举办的美国消费电子展(Consumer Electronics Show) 上,数家业界主要的平板电视及显示技术公司纷纷宣布推出高清 3D 电视和令人惊艳的4K x 2K LCD 显示器,从而
30 2020-10-27 -
FPGA器件的设计实现_设计优化与模块化设计方法
讲述FPGA的设计实现和优化,比较好的精简教程
7 2021-01-10 -
基于EDA技术模块化设计的数字秒表
该数字秒表基于EDA技术模块化设计,利用QuatusII软件进行编译,采用自顶向下的方法设计而成。提供全部源代码及工程文件,为学习QuatusII自顶向下方法的朋友提供参考。
57 2019-12-27 -
EDA PLD中的在FPGA中基于信元的FIFO设计方法
设计工程师通常在FPGA上实现FIFO(先进先出寄存器)的时候,都会使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其针对性变差,某些情况下会变得不方便或者将增加硬件成本。此时,需要进行自行F
22 2020-12-07 -
EDA PLD中的在Matlab中实现FPGA硬件设计
摘要:System Generator for DSP是Xilinx公司开发的基于Matlab的DSP开发工具同时也是一个基于FPGA的信号处理建模和设计工具。文章介绍了在Matlab中使用Syst
28 2020-12-12 -
EDA PLD中的FPGA设计的SPI自动发送模块技术
一、摘要: SPI 接口应用十分广泛,在很多情况下,人们会用软件模拟的方法来产生SPI 时序或是采用带SPI 功能模块的MCU。但随着可编程逻辑技术的发展,人们往往需要自己设计简单的SPI 发送模
8 2020-11-08
暂无评论