EDA/PLD中的基于VHDL的99小时定时器设计及实现
0 引言 传统的定时器硬件连接比较复杂,可靠性差,而且计时时间短,难以满足需要。本设计采用可编程芯片和VHDL语言进行软硬件设计,不但可使硬件大为简化,而且稳定性也有明显提高。由于可编程芯片的频率精度可达到50 MHz,因而计时精度很高。本设计采用逐位设定预置时间,其最长时间设定可长达99小时59分59秒。完全可以满足用户的需要,使用也更为方便。 1 系统原理 本定时器的核心器件为EP1C6Q240C8芯片。该芯片有选位、置位、启动、复位、倒计时等功能,显示采用2个3位LED数码管,并采用共阴接法,可以动态扫描显示。其系统原理如图1所示。 2 硬件设计
用户评论
推荐下载
-
EDA PLD中的基于串口通讯的Verilog设计
1 串口通信基本特点 随着多微机系统的应用和微机网络的发展,通信功能越来越显得重要。串行通信是在一根传输线上一位一位地传送信息.这根线既作数据线又作联络线。串行通信作为一种主要的通信方式,由于所用
7 2020-11-10 -
EDA PLD中的基于FPGA内部的FIFO设计
在FPGA设计中,内部的FIFO设计是 个不可或缺的内容,其设计的质师会直接影响FPGA的逻辑容量和时序。在Xilinx中的某些高端器件是内置的FIFO控制器,在coregen中可以直接产生这的硬FI
18 2020-11-18 -
Linux中定时器的算法实现
详细描述了Linux下的定时器的原理,实现
28 2019-01-20 -
Tomcat中简易定时器的实现
NULL 博文链接:https://greatjone.iteye.com/blog/1160744
23 2019-04-01 -
java中的定时器实现调度
使用了spring的相关技术实现了java中的定时器实现---调度
32 2019-07-24 -
EDA PLD中的基于FPGA的卷积编译码器的设计与实现
摘要:为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案。该设计方案通过在ISE
6 2020-11-06 -
EDA PLD中的基于FPGA的RISC微处理器的设计与实现
20世纪80年代初兴起的RISC技术一直是计算机发展的主流,RISC微处理器的一些基本理论则是计算机领域的重要基础常识,但具体实现仍有难度。电子设计自动化(Electronic Design Auto
21 2020-12-12 -
EDA PLD中的基于PLD的CCD Sensor驱动逻辑设计
0 引 言 视觉信息是客观世界中非常丰富,非常重要的部分。随着多媒体系统的发展,图像传感器应用越来越广泛。不仅用于摄录像机,安保产品、数码相机及计算机镜头等,而且开始用于传统上的非视像产品,如移动
24 2020-11-10 -
EDA PLD中的OFDM水声通信系统定时同步的FPGA实现
0 引言 正交频分复用(Orthogonal Frequency DivisionMultiplexing,OFDM)技术是一种多载波调制技术,它将宽带信道分解为相互正交的一组窄带子信道,利用各个
8 2020-11-10 -
EDA PLD中的EDA中的车载DVD位控主要VHDL源程序
主要VHDL源程序 来源:ks99
9 2020-11-18
暂无评论