EDA/PLD中的基于FPGA的卷积编译码器的设计与实现
用户评论
推荐下载
-
EDA PLD中的基于FPGA器件的Sobel算法实现
0引言 边缘检测技术是图像处理的一项基本技术,在工业、航天、医学、军事等领域中有着广泛的应用。边缘检测算法的实现涉及复杂的计算步骤,故对处理速度有较高要求。采用FPGA器件实现系统设计是一种纯硬件
20 2020-11-10 -
EDA PLD中的基于FPGA的串行Flash扩展实现
1 引言 FPGA凭借其方便灵活、可重复编程等优点而日益被广泛应用;闪速存储器(Flash Memory)以其集成度高、成本低、使用方便等优点,在众多领域中也获得了广泛应用。在现代数字电路设计中。
18 2020-12-02 -
EDA PLD中的基于FPGA IP核的FFT实现
0 引 言 数字信号处理领域中FFT算法有着广泛的应用。目前现有的文献大多致力于研究利用FFT算法做有关信号处理、参数估计、F+FT蝶形运算单元与地址单元设计、不同算法的FFT实现以及FFT模型优
20 2020-11-12 -
改进的TPC译码器设计与实现
为改进Turbo乘积码(TPC)硬件译码器的性能和降低实现复杂性,采用理论分析和实现仿真的方法,通过对TPC码基本编译码原理的深入分析,基于Chase2软判决译码算法的迭代译码过程的研究和仿真基础上,
14 2020-08-18 -
EDA PLD中的基于FPGA的三相正弦DDS的设计与实现
摘要:利用FPGA芯片及D/A转换器,采用直接数字频率合成(DDS)技术,设计并实现了相位、频率可控的三相正弦信号发生器。正弦调制波的产生采用查表法,仅将1/4周期的正弦波数据存入ROM中,减少了系统
23 2020-11-10 -
EDA PLD中的基于FPGA的高速数字锁相环的设计与实现
摘 要:本文提出了一种利用边沿触发鉴相缩短锁相环捕获时间的方案,并详细介绍了该方案基于FPGA的实现方法。通过对所设计的锁相环进行计算机仿真和硬件测试,表明该方案确实可以提高锁相环的捕获性能。关键词:
13 2020-12-12 -
EDA PLD中的基于FPGA的等精度频率计的设计与实现
摘 要:利用等精度测量原理,通过FPGA运用VHDL编程设计一个数字式频率计,精度范围在DC~100 MHz,给出实现代码和仿真波形。设计具有较高的实用性和可靠性。 关键词:FPGA;等精度
4 2020-12-13 -
EDA PLD中的基于FPGA的判决反馈均衡器的设计与实现
1. 引言 在移动通信和高速无线数据通信中,多径效应和信道带宽的有限性以及信道特性的不完善性导致数据传输时不可避免的产生码间干扰,成为影响通信质量的主要因素,而信道的均衡技术可以消除码间干扰和
21 2020-12-13 -
EDA PLD中的数字基带传输系统的FPGA设计与实现
摘要: 为了提高系统的集成度和可靠性, 降低功耗和成本, 增强系统的灵活性, 提出一种采用非常高速积体电路的硬件描述语言( VH DL 语言) 来设计数字基带传输系统的方法。详细阐述数字基带传输系统中
24 2020-11-06 -
EDA PLD中的VGA图像控制器的CPLD FPGA设计与实现
摘 要: 本文介绍了一种利用可编程器件CPLD/FPGA实现VGA图像控制器的VHDL设计方案,并给出了一些重要模块的VHDL源程序。 关键词: VGA;VHDL;CPLD/FPGA;仿真综合;EDA
19 2020-12-12
暂无评论