EDA/PLD中的基于FPGA的判决反馈均衡器的设计与实现
用户评论
推荐下载
-
EDA PLD中的基于FPGA的FIFO设计和应用
引 言 在利用DSP实现视频实时跟踪时,需要进行大量高速的图像采集。而DSP本身自带的FIFO并不足以支持系统中大量数据的暂时存储,这就要求大的中间缓存,而专用的高速FIFO芯片价格昂贵且容量受限
13 2020-11-10 -
EDA PLD中的基于FPGA的示波器图文显示设计
0 引言 FPGA(Field Programmable Gate Array),即现场可编程门阵列是大规模可编程逻辑器件,可以取代现行所有的全部微机接口芯片,实现微机系统中的存储、地址译码等多种
18 2020-11-10 -
EDA PLD中的基于FPGA的数据采集系统设计
摘要:结合高速FPGA的特点, 设计了一套数据采集系统。该系统以FPGA作为采集系统的核心, 应用FPGA的内部逻辑实现时序控制,对数据进行采集、显示,并将处理后的结果通过USB口传输到上位机。该系统
19 2020-11-10 -
EDA PLD中的基于FPGA的芯片设计及其应用
过去,半导体行业一直关注的两个目标是缩小体积和提高速率。近 40年来,对这些目标的追求促使行业发展符合摩尔定律,性能和电路密度每18个月翻倍。导致技术高速发展,蕴育了计算机革命、互联网革命以及现在的无
20 2020-11-12 -
EDA PLD中的基于IP核的FPGA设计方法
几年前设计专用集成电路(ASIC) 还是少数集成电路设计工程师的事, 随着硅的集成度不断提高,百万门的ASIC 已不难实现, 系统制造公司的设计人员正越来越多地采用ASIC 技术集成系统级功能(Sys
24 2020-12-13 -
EDA PLD中的低电压PLD FPGA的供电设计
由于半导体制造工艺的原因,低电压器件的成本比传统5V器件更低,性能更优,加上多数器件的I/O脚可以兼容5v/3.3v TTL电平,可以直接使用在原有系统中,所以各大半导体公司都将3.3v,2.5v等低
19 2020-12-13 -
平方根递归最小二乘自适应判决反馈均衡器算法
A Fractionally Spaced Adaptive Decision Feedback Equalizer Using the Square Root Recursive Least Squ
44 2018-12-08 -
EDA PLD中的采用FPGA实现DisplayPort
在1月份举办的美国消费电子展(Consumer Electronics Show) 上,数家业界主要的平板电视及显示技术公司纷纷宣布推出高清 3D 电视和令人惊艳的4K x 2K LCD 显示器,从而
23 2020-11-06 -
EDA PLD中的利用FPGA实现异步FIFO设计
目前数据采集系统朝着高速和高精度的方向发展。随着FPGA的集成度和运行速度的提高,可以满足高速数据采集系统的需求。FPGA内部具有丰富的存储单元,易于实现各种存储器(如FIFO、双口RAM等);另外,
45 2020-12-12 -
一种幅度均衡器的设计与仿真
一种幅度均衡器的设计与仿真,简单使用!!!!!
25 2019-01-21
暂无评论