EDA/PLD中的基于FPGA的FIFO设计和应用
用户评论
推荐下载
-
EDA PLD中的基于FPGA的视频采集与显示模块设计
本文给出的视频采集和显示模块在设计时,选取分辨率为768×494像素的NTSC制式, 并选用输出像素为640×480的CCD摄像头; FPGA选取Altera CycloneII系列Ep2c35F67
10 2020-11-06 -
EDA PLD中的基于FPGA的语音存储与回放系统设计
1 设计要求 设计并制作一个数字化语音存储与回放系统,其示意图如图1所示。 图1 数字化语音存储与回放系统示意图 (1)放大器1的增益为46dB,放大器2的增益为40dB,增益均可调; (
15 2020-11-06 -
EDA PLD中的基于FPGA的雷达脉冲预分选器设计
0 引言 现代电子战环境日趋复杂,信号日趋密集,新体制雷达不断出现,雷达信号的各个参数以各种规律变化,因而从密集复杂的信号环境中分选和识别各种新体制雷达信号就成了电子战信号处理的一大难题。为了满足
6 2020-11-06 -
EDA PLD中的基于FPGA的高速数字相关器设计
摘要:在数字通信的数据传输过程中,需要保持数据在传输过程中的同步,因此要在数据传输过程中插入帧同步字进行检测,从而有效避免发送数据和接收数据在传输过程中出现的异步问题。文中提出了一种采用流水线技术、基
14 2020-11-12 -
EDA PLD中的基于FPGA的气象杂波图设计与实现
1 引 言 无论什么体制的雷达都会受到其工作环境中的噪声和杂波的干扰,从噪声和杂波中发现目标是雷达信号处理的基本任务。在碧空如洗的天空,空中目标检测是最容易的,随着气象变化,会遇到云、雨、雪、冰雹等
9 2020-12-13 -
EDA PLD中的基于FPGA的雷达脉冲压缩系统设计
脉冲压缩技术是指对雷达发射的宽脉冲信号进行调制(如线性调频、非线性调频、相位编码),并在接收端对回波宽脉冲信号进行脉冲压缩处理后得到窄脉冲的实现过程。脉冲压缩有效地解决了雷达作用距离与距离分辨率之间的
9 2020-12-12 -
EDA PLD中的基于FPGA的电子系统柔性设计
1 引 言 电子产品的多样性,小批量和周期性短是21世纪制造业的鲜明特征,对设计工作提出了更新更高的要求。如何在产品改进或开发新产品时减少重设计和修改设计的工作量,缩短设计周期、提高产品可靠性是制造行
10 2020-12-13 -
基于FPGA的FIFO设计
Clifford E Cummings写的关于异步FIFO设计,内有Verilog HDL源码
30 2018-12-20 -
EDA PLD中的基于FPGA的MPEG2复用器中FIFO的一种设计方案
近几年基于MPEC-2的DVB普通数字电视在美国、南美、亚洲、大洋洲和非洲通过卫星进行广播。基于MPEG-2/DVB的多路节目复用器是数字电视传输系统的关键设备之一,因此,它的研发显得尤为重要。目前,
4 2020-12-29 -
EDA PLD中的基于FPGA的简易微机的结构分析与应用
引 言 通常,人们对微型计算机的工作原理及硬件结构的了解来源于书本知识,深入理解掌握其功能特点比较困难,要自己亲手去做一个类似功能的微型计算机更是不可能。随着可编程逻辑器件的广泛应用,为数字系统的
14 2020-10-28
暂无评论