EDA/PLD中的VHDL设计中信号与变量问题的研究
用户评论
推荐下载
-
EDA PLD中的相关CPLD的声发射信号传输系统设计
引言 声发射技术是光纤传感技术和声发射技术相结合的产物,是目前声发射技术的发展趋势。它将高灵敏度声发射传感器安装于受力构件表面以形成一定数目的传感器阵列,实时接收和采集来自于材料缺陷的声发射信号,
17 2020-12-06 -
EDA PLD中的基于CPLD的函数信号发生器设计
0 引言 传统的信号源设计常采用模拟分立元件或单片压控函数发生器MAX038,可产生正弦波、方波、三角波,并通过调整外部元件改变输出频率,但由于采用模拟器件,所用元件的分散性太大,即使使用单片函数
14 2020-11-08 -
EDA PLD中的基于CPLD的声发射信号传输系统设计
0 引言 声发射技术是光纤传感技术和声发射技术相结合的产物,是目前声发射技术的发展趋势。它将高灵敏度声发射传感器安装于受力构件表面以形成一定数目的传感器阵列,实时接收和采集来自于材料缺陷的声发射信号,
15 2020-12-13 -
EDA PLD中的基于FPGA的SOC设计与实现
为减少在印制电路板(PCB)设计中的面积开销,介绍一种Flash结构的现 场可编程门阵列(FPGA)器件,进而介绍采用该器件搭建基于先进精简指令集机器(ARM)的片上系统(SOC)电路的设计方法,该方
31 2020-10-28 -
EDA PLD中的基于FPGA的DisplayPort设计与实现
在1月份举办的美国消费电子展(Consumer Electronics Show) 上,数家业界主要的平板电视及显示技术公司纷纷宣布推出高清 3D 电视和令人惊艳的4K x 2K LCD 显示器,从而
30 2020-10-27 -
EDA PLD中的基于FPGA的SoftSerdes设计与实现
0引言 在高速源同步应用中,时钟数据恢复是基本的方法。最普遍的时钟恢复方法是利用数字时钟模块(DCM、)产生的多相位时钟对输入的数据进行过采样。但是由于DCM的固有抖动,在频率很高时,利用
25 2020-12-07 -
EDA PLD中的JavaCard CPU的设计与FPGA实现
1 JavaCard简介 智能卡是指集成了CPU、ROM、RAM、COS(芯片操作系统)和EEPROM,能储存信息和图像,具备读/写能力,信息能被加密保护的便携卡。智能卡的最基本标准是 ISO/I
21 2020-11-21 -
EDA PLD中的基于FPGA的UART设计与实现
0 引言 通用异步收发器(Universal Asynchronous Receiver/Transmitter,UART)可以和各种标准串行接口,如RS 232和RS 485等进行全双工异步通信
21 2020-11-06 -
EDA PLD中的EDA中的数据装载器ZZQ的设计
ZZQ的输入、输出端口如图所示,根据其应完成的逻辑功能,它本质上就是一个三选一数据选择器。本设计采用一个进程来完成,但由于三个被选择的数据只有一个来自输入端口,因此另两个被选择的数据则通过在进程的说明
12 2020-11-17 -
EDA PLD中的EDA中的综合计时电路的设计
根据系统的设计要求,综合计时电路可分为计秒电路、计分电路、计时电路、计星期电路、计日电路、计月电路、计年电路等7个子模块,这7个子模块必须都具有预置、计数和进位功能,设计思想如下: (1)计秒电路
21 2020-11-18
暂无评论