EDA/PLD中的采用FPGA的可编程电压源系统原理及设计
用户评论
推荐下载
-
EDA PLD中的赛普拉斯推出基于PSoC可编程片上系统架构
赛普拉斯半导体公司日前推出基于PSoC? 可编程片上系统架构的新型全集成TrueTouch?触摸屏控制器TMA300系列。该系列提供了业界最佳的性能和独特的功能,有助于加速开发下一代基于触摸屏的差异化
11 2020-11-12 -
电源技术中的软件可编程电压基准
由于多种原因,设计师们经常发现,他们的创新需要更多的电源电压。例如,一个由±2.5 V电源供电的系统突然需要高精度的 -1.4V基准,用于信号电平移位电路,并需要2.1V基准来驱动ADC。相应选择包括
20 2020-12-16 -
EDA PLD中的解析FPGA低功耗设计
在项目设计初期,基于硬件电源模块的设计考虑,对FPGA设计中的功耗估计是必不可少的。笔者经历过一个项目,整个系统的功耗达到了100w,而单片FPGA的功耗估计得到为20w左右,有点过高了,功耗过高则会
6 2020-10-27 -
EDA PLD中的FC AL系统中FPGA的弹性缓存设计
引 言 一个简化的异步数据通信系统如图1所示。接收机端从接收到的来自串行链路的比特流中提取时钟信号Clk1,作为其工作时钟源;而发送机端采用本地晶振和锁相环产生的时钟Clk2,作为其工作时钟源。
8 2020-11-09 -
EDA PLD中的基于FPGA的工控领域监控系统设计
摘要:给出了两路输入信号AD转换器AD7705与FPGA的接口应用方案,利用该方案可对工控领域后台的温度和电压两路信号进行实时监控。其中温度信号是利用PT电阻值随温度变化的线性关系将温度信号转换为电压
8 2020-11-09 -
EDA PLD中的帧同步系统的FPGA设计与实现
1 引言 数字通信时,一般以一定数目的码元组成一个个“字”或“句”,即组成一个个“帧”进行传输,因此帧同步信号的频率很容易由位同步信号经分频得出,但每个帧的开头和末尾时刻却无法由分频器的输出决定。
6 2020-11-10 -
EDA PLD中的优化FPGA功耗的设计技术
无论从微观到宏观、从延长电池寿命到减少全球变暖的温室效应等等,各种不同因素都在迅速推动系统设计人员关注节能问题。一项有关设计优先考虑事项的最新调查指出,大部分工程师已把功耗排在首位,或者是将其紧跟在性
21 2020-11-09 -
EDA PLD中的FPGA设计当中的功耗问题
随着FPGA的密度越来越高,设计者们正在节能降耗方面取得越来越多的进展。出现降低功耗这一趋势的另一个原因是FPGA正在越来越广泛地应用于智能手机、媒体播放器、游戏机、卫星导航设备以及数码相机/摄像机等
39 2020-11-06 -
EDA PLD中的利用FPGA实现UART的设计
引 言 随着计算机技术的发展和广泛应用,尤其是在工业控制领域的应用越来越广泛,计算机通信显的尤为重要。串行通信虽然使设备之间的连线大为减少,但随之带来串/并转换和位计数等问题,这使串行通信技术比并行通
23 2020-12-23 -
EDA PLD中的Xilinx FPGA的功耗优化设计
对于FPGA来说,设计人员可以充分利用其可编程能力以及相关的工具来准确估算功耗,然后再通过优化技术来使FPGA设计以及相应的PCB板在功率方面效率更高。 静态和动态功耗及其变化 在90nm工艺
25 2020-11-10
暂无评论