EDA/PLD中的基于EDA技术的数字频率计的设计
0 引 言 EDA技术是以大规模可编程逻辑器件为设计载体,以硬件语言为系统逻辑描述的主要方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件设计的电子系统到硬件系统的设计,最终形成集成电子系统或专用集成芯片的一门新技术。其设计的灵活性使得EDA技术得以快速发展和广泛应用。 本文以Max+PlusII软件为设计平台,采用VHDL语言实现数字频率计的整体设计。 1 工作原理 众所周知,频率信号易于传输,抗干扰性强,可以获得较好的测量精度。因此,频率检测是电子测量领域最基本的测量之一。频率计的基本原理是用一个频率稳定度高的频
用户评论
推荐下载
-
基于单片机的数字频率计设计
单片机控制的数字频率计1.测频范围:10Hz~10KHz。为保证测量精度分三个频段10Hz~100Hz,100Hz~1KHz,1KHz~10KHz,有超量程指示。2.输入波形:函数信号发生器输出方波,
21 2019-07-06 -
基于FPGA的数字频率计设计与仿真
基于FPGA的数字频率计设计与仿真,设计了一个简单的数字频率计,对于初学者有一定的帮助
23 2019-05-04 -
基于Proteus的数字频率计设计与仿真
基于Proteus的数字频率计设计与仿真
31 2019-04-27 -
基于FPGA自适应数字频率计的设计
本文介绍一种以FPGA为核心,基于硬件描述语言VHDL的数字频率计设计与实现。
15 2020-08-14 -
基于EDA技术设计4位十进制数字频率计的系统方案
适用于EDA方面的课程设计,做的比较差,有什么不明白的提问,希望对你有用
33 2019-05-14 -
基于单片机的数字频率计的设计
基于单片机的数字频率计的设计,内容全面,说明详细。
23 2019-01-22 -
基于FPGA的数字频率计DDS的VHDL设计
数字频率计 DDS 是用VHDL语言在FPGA芯片基础上设计的,具有快速处理的能力。
20 2019-02-28 -
基于FPGA的数字频率计的设计与实现
基于FPGA的数字频率计的设计与实现pdf文档
18 2019-03-02 -
EDA PLD中的基于FPGA的直接数字频率合成技术设计
摘要:介绍了利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理、电路结构和优化方法。重点介绍了DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的ACEX系列FPGA芯片E
12 2020-12-12 -
基于FPGA简易数字频率计
测量范围1HZ~3MHZ,精度0.1%。能测量占空比。四位有效数字显示,科学计数法显示频率。
24 2019-01-22
暂无评论