基础电子中的CPLD/FPGA测频专用模块的VHDL程序设计
用户评论
推荐下载
-
FPGA CPLD设计经验
用VHDL语音写的很好的FPGA设计资料哦
20 2019-09-20 -
FPGA CPLD设计流程
FPGA/CPLD设计流程:1.电路设计与输入;2.功能仿真 又名:前仿真;3.综合优化;4.综合后仿真;5.实现与布局布线;6.时序仿真 又名:后仿真;7.调试
10 2020-09-01 -
Delphi程序设计基础电子教案
第1章Delphi7概述第2章Delphi语言基础.第3章窗体和组件.第4章菜单设计.第5章数据库应用程序设计.第6章数据源组件和数据控制组件.第7章用TADOTable组件操纵数据.第8章ADO组件
18 2019-09-26 -
基于Quartus II的FPGA CPLD设计
第1章 数字系统与数字系统设计 第2章 ASIC与PLD 第3章 Altera的CPLD/FPGA 第4章 常用的EDA设计软件 第5章MAX+PLUS II使用指南 第6章 Verilog HDL
20 2020-09-24 -
基础电子中的中值滤波模块设计思路
中值滤波的含义 中值滤波是滤波算法中非常重要的一种,在实际单片机系统巾,采用中值滤波对输入信号进行处理十分适用,尤其对输入的窄脉冲干扰的抑制作用非常明显。 中值滤波算法是把输入信号进行连续′′
5 2020-11-26 -
基础电子中的均值滤波模块设计思路
实际电路经常会受到周围环境的影响,如电磁波的干扰、系统电压的纹波等,这些都会对输入信号产生干扰,严重时会使系统做出错误的判断,所以必须对输入信号进行滤波。这一节中将洋细地介绍均倌滤波的箪法及原理。
4 2020-11-17 -
采用xilinx的FPGA制作的测频模块通过并口传给单片机
采用xilinx的FPGA制作的测频模块,通过并口传给单片机
14 2019-07-15 -
基础电子中的占空比测量模块
测一次脉冲信号的脉宽,记录其值为Twx1,然后将信号反相,再测一次脉宽并记录其值为Twx2,通过下式计算占空比:
9 2020-11-17 -
基础电子中的周期测量模块
(1)直接周期测量法:用被测信号经放大整形后形成的方波信号直接控制计数门控电路,使主门开放时间等于信号周期Tx,时标为Ts的脉冲在主门开放时间进入计数器。设在Tx,期间计数值为N,可以根据以下公式来算
10 2020-11-17 -
基础电子中的智能模块IPM
智能模块IPM问世已有十多年了,现有110kW的模块可供变频器选用。它是先进的混合集成功率器件,将ICBT、驱动电路、保护电路集成化,因此具有高速、高效、低耗的特点,其优化门极驱动及保护电路、欠电压锁
22 2020-11-17
暂无评论