EDA/PLD中的EDK工具中硬件平台
用户评论
推荐下载
-
EDA PLD中的Verilog HDL简介
Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可
22 2020-12-13 -
EDA PLD中的HDL模块指南
模块是Verilog 的基本描述单位,用于描述某个设计的功能或结构及其与其他模块通信的外部端口。一个设计的结构可使用开关级原语、门级原语和用户定义的原语方式描述; 设计的数据流行为使用连续赋值语句进行
11 2020-12-13 -
EDA PLD中的ASIC设计流程
ASIC设计流程图
14 2020-12-13 -
EDA PLD中的基于EDA技术的定向型计算机硬件设计
1 引言 随着计算机技术的迅速发展,计算机系统中使用的硬件部件基本上都采用大规模和超大规模集成电路,这些电路的设计、验证和测试必须使用先进的工具软件,使硬件设计逐渐趋于软件化,加快硬件设计和调试的
9 2020-10-27 -
EDA PLD中的EDA技术的概念及范畴
EDA技术是在电子CAD技术基础上发展起来的计算机软件系统,是指以计算机为工作平台,融合了应用电子技术、计算机技术、信息处理及智能化技术的最新成果,进行电子产品的自动设计。 利用EDA工具,电子设
25 2020-10-28 -
EDA PLD中的EDA如何突破功率的瓶颈
要点: 1,虽然每个小组可以优化局部功耗,但单个团队不可能创建出一个低功耗设计。反之,任何一个小组都可能摧毁这种努力。 2,功率估计是一种精确的科学。但是,只有当你拥有了一个完整设计和一组正确
25 2020-10-28 -
EDA PLD中的EDA技术的发展与应用
摘要:随着微电子技术和计算机技术的不断发展,在涉及通信、国防、航天、工业自动化、仪器仪表等领域的电子系统设计工作中,EDA技术的含量正以惊人的速度上升,它已成为当今电子技术发展的前沿之一。本文首先阐述
19 2020-11-21 -
EDA PLD中的EDA的状态机图
状态机是一类很重要的时序电路,是许多数字电路的核心部件。状态机图是指用图形的方式来表示一个设计实体的各种工作状态、内部各工作状态转换的条件以及各工作状态对应的输出信号序列。如图是一个状态机图的示例。
14 2020-11-17 -
EDA PLD中的最常用的几种EDA软件
EDA技术是在电子CAD技术基础上发展起来的计算机软件系统,是指以计算机为工作平台,融合了应用电子技术、计算机技术、信息处理及智能化技术的最新成果,进行电子产品的自动设计。 利用EDA工具,电子设
18 2020-11-12 -
EDA PLD中的基于FPGA的PCI总线接口硬件调试策略
0 引言 在FPGA的设计流程中,完成设计输入以及成功综合、布局布线,只能说明设计符合一定的语法规范,而并不能保证其满足设计人员对功能的要求,因而需要通过仿真对设计进行验证。仿真验证的目的是为了发
20 2020-11-10
暂无评论