EDA/PLD中的编辑VI时选择多个对象
用户评论
推荐下载
-
EDA PLD中的主流FPGA简介
多个平台中的每一个都针对特定的应用领域进行了优化,将系统成本降到了最低。 (1) Spartan-3A平台:针对I/O进行了优化。 针对那些I/O数和性能比逻辑密度更重要的应用,特别适用于桥接
24 2020-11-18 -
EDA PLD中的LabVIEW项目管理
通过继承可在现有类的基础上创建新类。若创建一个新的LabVIEW类并将它设置为继承另一个类的数据及成员VI,这个新类将可使用它所继承的类中的“公共”及“保护”型的成员VI。这个新类还可添加自己的数据和
16 2020-11-18 -
EDA PLD中的运行Capture软件
无论是设计电路板还是进行电路仿真分析,都需要用Capture绘制电路原理图。 电路原理图完成后,可以应用Capture提供的后处理工具生成 电路网络表文件,调用Layout进行印刷电路板设计,或者直接
6 2020-11-18 -
EDA PLD中的ICAP模块简介
ICAP模块实现了架构和FPGA配置控制器之间的接口,该模块基元就像边界扫描模块基元一样。其例化无需额外的逻辑单元,因为这些端口嵌入在FPGA中。要在器件配置完成后读取配置比特流,ICAP宏必须被例化
19 2020-11-18 -
EDA PLD中的文件写操作
与文件读操作相对应,文件写操作也根据不同的文件格式分为不同的写操作,包括写入文本文件、写入二进制文件、写入电子表格文件、写入数据记录文件和写入测量文件。 写入文本文件 “写入文本文件”位于函数
20 2020-11-17 -
EDA PLD中的创建LabVIEW程序
通过对LabVIEW前面板中的控件的学习,读者可以很快熟悉LabVIEW开发环境。本章将介绍如何使用LabVIEW进行程序设计,创建第一个LabVIEW程序——VI。本章主要内容包括创建一个新VI、编
16 2020-11-17 -
EDA PLD中的ASIC设计基础
1 介绍 一旦一个设计流片,你便希望它是正确的。时间,金钱还有你的名誉可能会因为ASIC的一个故障而一无所有。这门课程将涵盖流片前所有要做的步骤,这些步骤将会将你第一次流片失败的可能性减到最小,成功率
25 2020-12-11 -
EDA PLD中的Synopsys工具简介
Synopsys工具简介〓 LEDA LEDA?是可编程的语法和设计规范检查工具,它能够对全芯片的VHDL和Verilog描述、或者两者混合描述进行检查,加速SoC的设计流程。 LEDA预先将IE
28 2020-12-12 -
EDA PLD中的FPGA设计流程
Altera的Quartus:registered: II 是业内领先的FPGA设计软件,具有最全面的开发环境,实现无与伦比的性能表现,而且效率高,易于使用。详细的FPGA设计流程信息可以参考以下的网
21 2020-12-12 -
EDA PLD中的Verilog HDL简介
Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可
22 2020-12-13
暂无评论