EDA/PLD中的ASIC设计基础
用户评论
推荐下载
-
EDA PLD中的Xilinx FPGA的功耗优化设计
对于FPGA来说,设计人员可以充分利用其可编程能力以及相关的工具来准确估算功耗,然后再通过优化技术来使FPGA设计以及相应的PCB板在功率方面效率更高。 静态和动态功耗及其变化 在90nm工艺
25 2020-11-10 -
EDA PLD中的基于FPGA内部的FIFO设计
在FPGA设计中,内部的FIFO设计是 个不可或缺的内容,其设计的质师会直接影响FPGA的逻辑容量和时序。在Xilinx中的某些高端器件是内置的FIFO控制器,在coregen中可以直接产生这的硬FI
18 2020-11-18 -
EDA PLD中的信号整形电路的设计
最简单的信号整形电路就是一个单门限电压比较器(如图1 所示),当输入信号每通过一次零时触发器的输出就要产生一次突然的变化。当输入正弦波时,每过一次零,比较器的输出端将产生一次电压跳变,它的正负向幅度均
17 2020-11-18 -
EDA PLD中的CPLD的串口电路设计
一、硬件电路设计 本文选用CPLD 是ALTERA 公司的EPM240T100,结合MAX232 接口芯片进行串口通信设计,框图如下图1 所示。 图1 CPLD串口通信模块硬件设计 二、VHD
12 2020-11-06 -
EDA PLD中的EDA技术在数字系统设计分析中的应用
随着电子工程与计算机科学(EECS)的迅猛发展,数字电路系统的发展也十分迅速。电子器件在最近几十年经历了从小规模集成电路(SSI)、中规模集成电路(MSI)到大规模集成电路(LSI)以至超大规模集成电
33 2020-11-26 -
EDA PLD中的LabVIEW的变量
变量是一种可变的特殊数据类型,包括全局变量和局部变量。 (1)全局变量。 全局变量时,LabVIEW将自动创建一个有前面板但无程序框图的特殊全局VI。向该全局VI的前面板添加输入控件和显示控件
16 2020-11-17 -
EDA PLD中的LabVIEW的图例
位于左上角的图例 用来定义图中曲线的颜色和样式。右键单击图例,弹出如图1所示右键快捷菜单,包括以下子菜单和选项。 (l)常用曲线. “常用曲线”子菜单用来设置曲线的显示方式,其中上排显示方式
27 2020-11-17 -
EDA PLD中的LabVIEW的树形
树形控件用于向用户提供一个可供选择的层次化列表。用户将输入树形控件的项组织为若干组项或若干组节点,单击节点旁边的展开符号可展开节点,显示该节点中的所有项。单击节点旁的符号还可折叠节点。树形控件为目录状
16 2020-11-17 -
EDA PLD中的FILTER的仿真
滤波器的本质是实现并行流水加法操作。在调试过程中,为了观察到实际的延时,输出信号直接来自流水加法器的输出,而非流水寄存器输出。所以存在部分毛刺。 (1)激励源:同步时钟(CLK)及并行像素输入(Q
11 2020-11-17 -
EDA PLD中的LabVIEW的功能
LabVIEW结合了简单易用的图形式开发环境与灵活强大的G编程语言,提供了一个非常直观的编程环境;有专为大型应用开发、集体开发及应用配置设计的附加开发工具,包括应用程序生成器、图形比较、源代码控制、程
20 2020-11-17
暂无评论