EDA/PLD中的等待计时模块DDJS的VHDL源程序
用户评论
推荐下载
-
EDA PLD中的EDA中的设计技巧分析
(1)在抢答鉴别电路的设计中,A、B、C、D四组抢答,理论上应该有16种可能情况,但实际上由于芯片的反应速度快到一定程度时,两组以上同时抢答成功的可能性非常小,因此我们可设计成只有四种情况,这大大简化
10 2020-11-17 -
EDA PLD中的EDA中的综合计时电路的调整控制电路TZKZQ的设计
对于系统中的时间调整电路,拟通过模式和调整两个外部按键完成。模式键负责切换正常时间计数模式和时间调整模式,调整模式切换顺序如图1所示。调整键负责在时间调 整模式之下,对当前模式的计时结果进行调整。
15 2020-11-18 -
EDA PLD中的VHDL设计中信号与变量问题的研究
摘 要: 在设计过程中,如果信号和变量的定义不合适的话,设计结果完全不一样,因此在设计过程中需要谨慎使用信号和变量。 在VHDL程序设计中,可以充分利用信号或变量的系统默认值,来灵活实现设计目标。
15 2020-11-09 -
EDA PLD中的基于CPLD FPGA的VHDL语言电路优化设计
0 引 言 VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工业标准硬件描述语言,是随着可编
22 2020-11-08 -
EDA PLD中的SDRAM控制器的设备与VHDL实现
在高速实时或者非实时信号处理系统当中,使用大容量存储器实现数据缓存是一个必不可少的环节,也是系统实现中的重点和难点之一。SDRAM(同步动态随机访问存储器)具有价格低廉、密度高、数据读写速度快的优点,
20 2020-12-17 -
EDA PLD中的异步通信起始位正确检测的VHDL实现
摘要: 基于FPGA/CPLD的UART设计众多,本文分析了3倍频采样方法存在的不足,同时分析了16倍频采样对起始位检测的可靠性,并给出相关的VHDL硬件描述语言程序代码。 关健词: 异步数据
9 2020-11-26 -
EDA PLD中的EDA中的系统的有关仿真
时序控制电路SXKZ、显示控制电路XSKZ及整个电路系统CDKZQ的仿真图分别如图1如图2和如图3所示。 如图1 时序控制电路SXKZ仿真图 如图2 显示控制电路XSKZ仿真图 如图3 整
6 2020-11-17 -
EDA PLD中的EDA的流程图
算法流程图是描述数字系统逻辑功能的最普通、最常用的工具之一。它由工作块、判别块、条件块以及指向线组成,与软件设计中所用的流程图极为相似。工作块的符号是一个矩型块,块内用简要的文字说明应进行的一个或一组
25 2020-11-17 -
EDA PLD中的基于VHDL的4PSK的设计与实现
1 引言 实际通信中的许多信道都不能直接传送基带信号,必须使用基带信号控制载波波形的某些参量,使得这些参量随基带信号的变化而变化,即正弦载波调制。数字通信系统有二进制数字调制和多进制调制两种方式。
16 2020-11-10 -
EDA PLD中的EDA包括些什么
Traditionally, electronic design automation (EDA) has been associated with IC design. The first tool
20 2020-12-17
暂无评论