引言 设计在现实世界中运行的电路具有一定的挑战性。一旦较好地了解了这种表现,设计人员便可以有效地利用预计的制造容差来选择电路和组件进行设计。 众所周知,正常运行的电路,即使电路参数发生变化,其构建、测试和支持成本也相对较低。 本文阐述了容差的使用,以进行良率分析预测,即有多少以不同组件值构建的电路能够符合规格要求。要想进行有效的良率分析,您必须要拥有: * 较好的电路模型,包括重要组件、杂散等。 * 较好的预计组件值变化模型 * 通过/未通过的定义或规格 利用这三种输入。用于进行这些计算的工具其效用各不相同,取决于问题的复杂程度和您的洞察力。下面表1中,对一些方法进