RFID技术中的TI发布可定制编程的3 PLL时钟合成器/乘法器/除法器
TI推出的CDC706是目前市场上体积最小且功能强大的PLL合成器/乘法器/除法器之一。尽管其物理外形非常小巧,但却极为灵活。该器件能够在特定输入频率下生成几乎独立的输出频率。 输入频率可通过LVCMOS、差动输入时钟或单个晶振产生。通过SMBus数据接口控制器可以选择相应的输入波形。 为了获得独立的输出频率,每个PLL的参考除法器M都能设置于1至511的范围内,反馈除法器N则可设置于1到4095的范围内。然后将PLL - 压控振荡器(VCO)频率路由至可自由编程的输出开关矩阵,再路由至6个输出中的任意一个。开关矩阵包括一个附加的7位后除法器(范围为1到127)以及一个针对每个输出
用户评论
推荐下载
-
verilog实现32位无符号乘法器和带符号乘法器
包含MULT、MULTU的v文件以及对应的testbank文件,代码带注释。
38 2021-05-13 -
无硬件乘法器MSP430单片机FIR滤波程序合成器的研制.pdf
MSP430的滤波方案的讨论,详细的描述了滤波算法,解决了ADC信号采集方面的难题
14 2019-09-28 -
数字电子技术乘法器.doc
数字电子技术乘法器.doc
2 2021-05-05 -
VC++可视化编程的乘法器
void CWwDlg::OnButton1() { // TODO: Add your control notification handler code here m_A = 0; m_B = 0
18 2020-07-27 -
四位并行乘法器加法器
用VHDL语言编写的四位并行乘法器,四位并行加法器
43 2019-04-28 -
加法器和乘法器简介及设计
大多数数字功能可分为:数据通道、储存器、控制单元、I/O。加法器和乘法器属于数据通道部分。
8 2021-04-04 -
ReCkt可靠的加法器和乘法器库源码
回复 可靠的加法器和乘法器库
11 2021-02-21 -
基为64的可扩展模乘法器设计
针对Tenca提出的基为8的Montgomery模乘器,采用基为64的改进设计,使其在不同运算长度下,运算速度比Tenca的设计平均提高了48%。同时对硬件设计进行了优化,缩短了关键路径的延迟。该设计
8 2020-12-31 -
浮点乘法器IEEE舍入的实现
描述了浮点乘法器中舍入的基本方法,介绍了一种实现舍入的系统的设计方法和硬件模型,并对它进行了分 析,在这种系统设计方法的基础上,提出了一种直接预测和选择的舍入方案。
52 2019-02-18 -
基于isplevel的九九乘法器
基于isplevel软件和用Abel语言去实现九九乘法器
18 2019-02-27
暂无评论