基于FPGA的高带宽存储接口设计
文中详细地分析了Altera公司Cyclone V FPGA器件的硬核存储控制器底层架构和外部接口,并在此基础上对Controller和PHY进行了功能仿真。仿真结果表明硬核存储控制器和PHY配合工作时的功能与设计预期相符,性能优良,适合于在当前FPGA的外部存储带宽需求日益增长的场合下应用。
用户评论
推荐下载
-
嵌入式系统ARM技术中的基于FPGA的高带宽存储接口设计
导读:本文详细地分析了Altera公司Cyclone V FPGA器件的硬核存储控制器底层架构和外部接口,并在此基础上对Controller和PHY进行了功能仿真。仿真结果表明硬核存储控制器和PHY配
20 2020-10-28 -
基于FPGA的FLASH存储板的CPCI接口设计
基于FPGA的FLASH存储板的CPCI接口设计
23 2018-12-29 -
基于FPGA助力高端存储器接口设计
高性能系统设计师在满足关键时序余量的同时要力争获得更高性能,而存储器接口设计则是一项艰巨挑战。双倍数据速率SDRAM和4倍数据速率SDRAM都采用源同步接口来把数据和时钟(或选通脉冲)由发射器传送到接
9 2020-11-26 -
基于FPGA的USB接口设计
一起分享基于FPGA的USB接口设计,起分享基于FPGA的USB接口设计,
28 2019-05-22 -
基于FPGA的RapidIO总线接口设计
描述使用FPGA实现RapidIO协议的优秀论文
56 2018-12-27 -
基于FPGA的DDR2SDRAM存储器用户接口设计
基于FPGA的DDR2SDRAM存储器用户接口设计
8 2022-07-16 -
基于FPGA抗高冲击机载雷达回波存储系统设计
机载多普勒雷达回波正交两路信号数据量大,传输速率高。机载环境复杂并且如果发生空难,存储设备跌落将经受高冲击作用,壳体极易变形使内部电路损坏,导致所记录数据丢失。传统总线式控制数据记录仪存储容量小,传输
13 2020-10-28 -
基于FPGA的高同步时钟系统设计
摘要: 介绍了精密时钟同步协议(PTP)的原理。本文精简了该协议,设计并实现了一种低成本、高精度的时钟同步系统方案。该方案中,本地时钟单元、时钟协议模块、发送缓冲、接收缓冲以及系统打时标等功能都在FP
9 2021-02-25 -
基于FPGA的简易数字存储示波器的设计
绝对完整的毕业设计源代码仿真设计思路完完整整
24 2019-09-03
暂无评论