RFID技术中的TI新款乘法器为DaVinci处理器提供实时计时
德州仪器(TI)推出一款可编程时钟乘法器,可提供60psec的低抖动与系统内扩频调整。设计人员能够对器件的3个电路内锁相环(PLL)组件进行实时编程(hotprogram),并通过单个时钟源生成6个频率均可高达167MHz的输出时钟信号,应用于数字机顶盒(STB)、数字电视(DTV)、DVD、A/V接收机与打印机等设备,并适用于如达芬奇(DaVinci)产品等高性能处理器的计时。 据介绍,CDCE906的高分辨率PLL分割器可提供低抖动的单个27MHz晶振时钟,并且对于大多数A/V频率与应用而言,可实现0PPM输出时钟误差,使客户能够获得高精度的音频与视频时钟性能,并能满足高性能音频数
用户评论
推荐下载
-
简单乘法器和除法器的FPGA设计
乘法器的设计思想,其实就是把乘法还原成加法来实现。注意一点,就是进入乘法器的数据和结果数据,要在正确的时间提取。乘法不能过快,要慢于计算周期。简单除法的思想,就是将除法,还原为减法的过程。
23 2019-05-14 -
采用Verilog HDL语言实现阵列乘法器和Booth编码乘法器
采用Verilog HDL语言实现阵列乘法器和Booth编码乘法器、电子技术,开发板制作交流
26 2021-02-20 -
RFID技术中的高速四象限模拟乘法器AD834及其应用
模拟乘法器是现代信号处理系统的重要组成单元,它广泛应用于锁相环、混频器、滤波器等信号处理电路中。ADI(模拟器件)公司生产的一种高速四象限模拟乘法器芯片AD834就是其中最具有代表性的产品。 AD
7 2020-11-26 -
几种常用的乘法器的设计
几种常用的乘法器的设计
2 2022-07-26 -
加法器乘法器等运算电路
加法器、乘法器运算电路的相关知识介绍,比较详细,适合初学者,加法器包括超前进位加法器、曼彻斯特加法器、款位加法器、进位旁路加法器、进位选择加法器等,乘法器由树形乘法器等
15 2020-08-31 -
RFID技术中的Vivace多标准处理器支持实时视频转码
中国北京 2008年4月8日—Vivace Semiconductor(华视奇半导体有限公司)日前宣布其VSP100:trade_mark: 媒体处理芯片系列的第一款样片已研制成功,并向市场提供样
6 2020-11-21 -
乘法器与调制器模拟电源
虽然许多有关调制的描述都将其描绘成一种乘法过程,但实际情况更为复杂。
11 2020-08-31 -
基于C++MFC的乘法器
一个基于C++的乘法器,输入被乘数和乘数,就可以得到积。
8 2021-01-13 -
FSATA乘法器的设计与实现
为了加快阵列乘法器的运算速度,降低延迟,提出了一种基于4选1多路选择器的乘法器设计方案。这种方案在每一步运算中同时处理两位操作数,使产生的部分积数量减少了一半,显著提高了乘法器的运算速度。FSATA乘
8 2020-10-27 -
采用booth算法的乘法器设计
别人写的论文 大家可以参考一下 还是挺不错的
14 2020-09-02
暂无评论