EDA/PLD中的基于FPGA技术的新型高速图像采集
用户评论
推荐下载
-
EDA PLD中的换体DMA高速数据采集电路的CPLD实现
摘要:介绍了块体DMA高速数据采集电路原理及其CPLD实现。用CPLD设计双端口RAM缓存、控制译码、时序逻辑电路,很好地解决了电路元件所占体积大、电路复杂、不能实现在线升级等问题,大大提高了系统的整
11 2020-12-13 -
EDA PLD中的Partition技术
中为需要做设计重用或者希望保留上次实现结果的模块设定Partition属性。Partition设定的对象可以是设计中任意层次的任意模块,这些设计可以是HDL代码、EDIF网表,甚至是原理图格式。为设计
24 2020-11-17 -
EDA PLD中的SmartXplorer技术
Xilinx在Xplorer技术的基础上推出了更为强大的SmartXplorer技术,它不仅在提高时序性能和缩短运行时间上比Xplorer做得更好,而且支持将任务分配到不同的机器上并行执行。目前Sma
24 2020-11-17 -
EDA PLD中的SmafiGuide技术
SmafiGuide是ISE中另外一种设计重用技术,它根据户指定的NCD文件来指导新的布局布线过,从而达到以较短的时间实现时序收敛.刈于一些比较敏感的时序路径或布局也会自动地进行调整,以便满足时序要求
25 2020-11-17 -
EDA PLD中的DCI技术
随着FPGA设计速度不断提高,信号传输的质量(信号完整性)问题显得越来越重要.为了保证高速信号完整性,通常在印制电路板(PCB)上进行阻抗匹配,以减小信号的反射和振荡.尽管大量的匹配电阻保证了信号的完
24 2020-11-18 -
EDA PLD中的Actel推出高速FPGA上电解决方案
Actel 公司公布最新的实验结果,表明其非挥发性FPGA的上电响应速度比以SRAM为基础的同类型产品快4000倍,成功为可编程逻辑业界带来最高速的上电性能。Actel的上电即行 (live at p
13 2020-12-13 -
EDA PLD中的用FPGA技术实现某新型通信设备中PCM码流处理
摘 要:本文根据FPGA器件的特点,介绍了应用FPGA设计某通信设备中PCM码流处理模块的一种方案。并就设计中遇到的问题进行了分析。关键词:FPGA;RAM 引言由于FPGA器件可实现所有数字电路功能
2 2020-12-13 -
EDA PLD中的基于FPGA设计EnDat编码器数据采集后续电路
摘要:随着集成电路技术的发展,FPGA以其体积小、速度快、功耗低、设计灵活、利于系统集成、扩展升级等优点,被广泛地应用于高速数字信号传输及数据处理。EnDat数据接口是适用于编码器的双向数字接口。En
12 2020-11-06 -
EDA PLD中的基于FPGA的NoC验证平台的构建
半导体工艺技术进入深亚微米时代后,基于总线系统芯片SoC(Svstem on Chip)的体系结构在物理设计、通信带宽以及功耗等方面无法满足未来多IP体系发展的需求。片上网络NoC(Netwotlk
10 2020-11-09 -
EDA PLD中的基于FPGA的UARTl6550的设
l 引 言UART(Universal Asynchronous Receiver/Transmitter,通用异步收发器)是用于控制CPU与串行设备通信的芯片,将由CPU传送过来的并行数据转换为输出
6 2020-12-23
暂无评论