EDA/PLD中的基于CPLD的位同步时钟提取电路设计
用户评论
推荐下载
-
EDA PLD中的采用VHDL设计的全数字锁相环电路设计
摘要:叙述了全数字锁相环的工作原理,提出了应用VHDL 技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD 予以实现,给出了系统主要模块的设计过程和仿真结果。 0 引言 全数字锁相环
6 2020-11-10 -
EDA PLD中的Verilog HDL的CMOS图像敏感器驱动电路设计
摘 要:介绍一种用于卫星姿态测量的CMOS图像敏感器--STAR250的时序驱动信号,并使用Verilog HDL语言设计驱动时序电路。经布线、仿真、测试后验证了驱动信号的正确性。 关键词:Ver
5 2020-11-26 -
EDA PLD中的生物芯片扫描仪硬件电路设计
摘要:介绍了自动设计的生物芯片扫描仪的硬件电路及其配套软件的设计。核电路以DSP为核心处理器,以单片机为从处理器,并结合CPLD、USB、A/D、D/A等各种芯片构成。生物芯片扫描仪的研究成功,将推动
10 2020-12-13 -
EDA PLD中的EDA中的电路PCB设计中的有关重要操作
启动PCB编辑器→确定电路板的尺寸→装载封装元件库→装载网络表9元件布局、布线→自动/手动布线→查看3D视图。 1)电路板的尺寸的设定。设计PCB前,首先要设定电路板的尺寸/边框,其设计步骤为:先
17 2020-11-17 -
EDA PLD中的CPLD FPGA器件的配置方法
CPLD和FPGA都支持边界扫描(JTAG)模式,JTAG端口用于边界扫描测试、器件配置、应用诊断等,符合IEEE 1532/IEEE 1149,1规范。每个CPLD/FPGA器件都有专用的JTAG端
11 2020-11-17 -
EDA PLD中的基于DSP加CPLD可重构数控系统的设计
摘要:针对柔性化制造的要求,构建了以DSP+CPLD为基础的数控系统平台。该平台集成度高、稳定性强,能实现生产过程的高速度、高精度要求,实现了基于CPLD的可重构设计,提高了系统的柔性。在控制算法上,
18 2020-11-12 -
EDA PLD中的基于DSP和CPLD的智能相机系统设计与研制
摘要:嵌入式实时图像处理技术是目前结合图像处理、模式识别、传感器以及微电子等多学科门类的一门前沿技术。在电子技术迅猛发展的推动下,嵌入式实时图像处理也成为可能。在目前的电子技术条件下,作者结合DSP技
8 2020-12-17 -
EDA PLD中的基于CPLD的TMS320F2812硬件平台设计
1 引言 TMS320F2812是美国德州仪器公司推出的C2000 家族中最新一代产品。先进的内部和外设结构使得该处理器主要用于大存储设备管理、高性能的控制场合。在F2812构成的应用系统中,需要
3 2020-11-06 -
EDA PLD中的基于CPLD的串并转换和高速USB通信设计
摘 要:CPLD可编程技术具有功能集成度高、设计灵活、开发周期短、成本低等特点。介绍基于ATMEL 公司的CPLD芯片ATF1508AS设计的串并转换和高速USB及其在高速高精度数据采集系统中的应用。
6 2020-12-13 -
EDA PLD中的EDA中的车载DVD位控系统设计要求
2002年全球汽车音响的总销量为6600万部,市值达700多亿,而这一年的全球汽车总销量不过5500万辆。可见汽车音晌的发展潜力巨大,与汽车业保持着同等的增长速度。车载DVD虽然是近两年才出现的新产品
18 2020-11-17
暂无评论