EDA/PLD中的基于FPGA的锁相环位同步提取电路设计
用户评论
推荐下载
-
EDA PLD中的基于FPGA内部的FIFO设计
在FPGA设计中,内部的FIFO设计是 个不可或缺的内容,其设计的质师会直接影响FPGA的逻辑容量和时序。在Xilinx中的某些高端器件是内置的FIFO控制器,在coregen中可以直接产生这的硬FI
18 2020-11-18 -
EDA PLD中的基于高速数字电路设计与仿真
基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯
11 2020-11-13 -
EDA PLD中的基于FPGA的全光纤电流互感器控制电路设计
电流互感器作为高压电网检测主要设备,不仅为电能的计量提供参数,而且是为继电保护提供动作的依据。随着国家智能电网和特高压电网的发展,传统电磁式电流互感器逐渐暴露出其致命缺陷,例如高电压等级时绝缘极为困难
9 2020-10-28 -
锁相环的介绍
在fpga中pll,锁相环的结构和功能详细介绍,希望对大家有帮助!!
29 2019-05-06 -
EDA PLD中的EDA技术进行数字电路设计
摘要:随着科学研究与技术开发市场化,采用传统电子设计手段在较短时间内完成复杂电子系统设计,已经越来越难完成了。EDA (Electronics Design Automation)技术是随着集成电路和
22 2020-10-27 -
基于DSP的高阶COSTAS锁相环的设计
COSTAS环是一种闭环自适应系统,用于提取相干载波。本文主要介绍了一种用于载波同步的高阶COSTAS环路,用于完成MPSK的相干解调中的载波同步。本文提出了一种便于软件实现的COSTAS环路的简化结
15 2020-08-21 -
FPGA内全数字延时锁相环的设计.pdf
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片.现在,FPGA已广泛地应用于通信,消费类电子和车用电子类等领域,但国内市场基本上是
3 2020-08-22 -
数电相位锁相环锁相环电路LM567集成锁相环在遥控系统编译码电路中的应用
word:飞洒法轮功kdgdfgdflgkh附件法规法规范管理\锁相环\锁相环电路\LM567集成锁相环在遥控系统编译码电路中的应用
20 2019-07-18 -
EDA PLD中的基于VerilogHDL的背景噪声扣除电路设计
摘要:本文介绍了一种基于硬件描述语言VerilogHDL的背景噪声扣除电路设计,该设计与以往使用加减计数芯片组成的电路相比,具有与MCU接口简单,软件操作方便等优点。 1 引言 在微弱信号检测
2 2020-11-08 -
EDA PLD中的基于CPLD的线阵CCD驱动电路设计
摘要论述了线阵CCD 驱动电路的工作原理和现状,选择基于CPLD 驱动线阵CCD 工作的方案。采用MAXII器件的EPM240T100C5N 为控制核心,以TCD1500C 为例,设计了基于CPLD
29 2020-10-27
暂无评论