高速串行数据接收器IC的可测性设计
高速串行数据接收器IC的可测性设计 来新泉 张劼 集成电路芯片的测试已经成为现代集成电路设计的关键,本方案针对高速串行数据接收器专用集成电路的测试难点,提出了可行的测试电路,通过添加测试引脚、设计专用测试模式以及采用内建自测试等方法有效的解决了该芯片电路的功能测试和电气性能测试。 随着现代通信技术的发展,SERDES,即SERializer(串行器)/DESerializer(解串器),已成为高速接口的主流技术。SERDES是一种时分多路复用(TDM)的点对点通信技
用户评论
推荐下载
-
CMOS高速串行数据接收器的研究和设计
CMOS高速串行数据接收器的研究和设计,复旦大学博士论文
22 2019-01-13 -
原创串行数据接收器代码经过综合和简单的仿真
根据一网友的文档编写了一个简单的串行数据接收器,经过综合和简单的仿真,没有发现功能错误,希望大家指正,文档和代码都在压缩文件中。因为自己也是新手,所以有以下问题: 1:我对从线路中提取时钟的方法不熟悉
8 2020-08-09 -
基于FPGA的高速串行数据收发接口设计
针对传统ADC/DAC应用中采样数据并行传输存在线间串扰大、同步难等问题,设计了一种基于高速串行协议——JESD204B的数据收发接口。以Xilinx公司V7系列FPGA为核心控制单元设计电路,在单通
16 2020-10-27 -
接收器接收器接口源码
@ eik /水槽 一个接收器接口,用于定义Eik中的公共接收器API。 器模块的目的是能够通过交换接收器模块来读写不同存储后端中的文件。 由于每个接收器都实现相同的公共API,因此可以在一个环境中使
27 2021-04-25 -
matlab开发接收串行数据并解码
matlab开发-接收串行数据并解码。从仪器或处理器接收串行数据并将其解码以应用于工厂模型
5 2020-07-17 -
基于LVDS的高速串行数据传输系统设计
在某型雷达信号处理系统中,要求由上位机(普通PC)实时监控雷达系统状态并采集信号处理机的关键变量,这就要求在处理机与上位机之间建立实时可靠的连接。同时,上位机也能对信号处理板进行控制,完成诸如处理机复
35 2020-10-28 -
GPS接收器硬件设计
GPS接收硬件设计方案参考及应用注意事项。
32 2019-01-05 -
FPGA可测性设计的大数据原理
当下,最火的学问莫过于“大数据”,大数据的核心思想就是通过科学统计,实现对于社会、企业、个人的看似无规律可循的行为进行更深入和直观的了解。FPGA的可测性也可以对FPGA内部“小数据”的统计查询,来实
7 2020-09-21 -
通信系统中串行数据交织器的设计
基于硬件描述语言(verilogHDL)和FPGA的串行数据交织器设计,包含实验代码、仿真及报告
18 2020-05-05 -
可测性设计技术
可测性设计技术
24 2019-07-29
暂无评论