EDA/PLD中的基于NIO处理器的SOPC应用系统研究与设计
用户评论
推荐下载
-
EDA PLD中的基于FPGA的SDRAM控制器设计
1 引 言 SDRAM的特点是大容量和高速度。其单片容量可达256Mb或更高,工作速度可达100~200MHz以上,但是其控制方式比EDO/FP DRAM复杂得多。目前,许多嵌入式设备的大容量存储器都
17 2020-12-12 -
EDA PLD中的基于FPGA的乐曲发生器设计
概 述 随着EDA技术的进展,基于可编程ASIC的数字电子系统设计的完整方案越来越受到人们的重视,并且以EDA技术为核心的能在可编程ASIC上进行系统芯片集成的新设计方法,也正在快速地取代基于pcb板
10 2020-12-13 -
EDA PLD中的基于CPLD的电子存包系统的设计与实现
摘要:介绍了基于CPLD的刷卡式电脑联网集控型自动存包系统的设计,并对系统的软硬件构成、CPLD内部逻辑设计、工作原理等进行了详细说明。该系统速度快、安全性好、可靠性高,而且具有操作简便、查询快速、便
5 2020-12-17 -
开源软核处理器OPENRISC的SOPC设计
关于OpenRisc的详细介绍,工具链和免费IP
18 2019-09-19 -
EDA PLD中的EDA中的系统有关仿真
系统仿真后的结果分别如图1、如图2、如图3、如图4所示。 如图1 抢答鉴别电路QDJB仿真图 如图2 计分器电路JFQ仿真图 如图3 计时器电路JSQ仿真图 如图4 译
8 2020-11-17 -
EDA PLD中的基于FPGA的LVDS接口应用
摘要 介绍了LVDS技术的原理,对LVDS接口在高速数据传输系统中的应用做了简要的分析,着重介绍了基于FPGA的LVDS_TX模块的应用,并通过其在DAC系统中的应用实验进一步说明了LVDS接口的优点
18 2020-10-27 -
EDA PLD中的EDA中的智力抢答系统设计方案
根据系统设计要求可知,系统的输入信号有:各组的抢答按钮A、B、c、D,系统清零信号CLR,系统时钟信号CLK,计分复位端RST,加分按钮 端ADD,计时预置控制端LDN,计时使能端EN,计时预置数据调
16 2020-11-17 -
EDA PLD中的EDA中的烹调计时器JSQ的设计
烹调计时器JSQ为减数计数器,其最大计时时间为59∶59。因此我们可用两个减计数十进制计数器DCNT10和两个减计数六进制计数器DCNT6级联构成。JSQ的内部组成原理如图所示。 如图 JSQ的内
12 2020-11-17 -
EDA PLD中的EDA中的状态控制器KZQ的设计
状态控制器KZQ的功能是控制微波炉工作过程中的状态转换,并发出有关控制信息,因此我们可用-个状态机来实现它。经过对微波炉工作过程中的状态转换条件及输出信号进行分析,我们可得到其状态转换图如图1所示,其
7 2020-11-17 -
EDA PLD中的CPLD通用写入器设计与开发
摘要:可编程逻辑器件(Programmable Logic Device,简称PLD)是20世纪70年代发展起来的一种新型逻辑器件,它是现代数字电子系统向超高集成度、超低功耗、超小型封装和专用化方向发
10 2020-11-10
暂无评论