EDA/PLD中的EDA技术与FPGA设计应用 (图)
用户评论
推荐下载
-
EDA PLD中的FPGA的功耗概念与低功耗设计研究
摘要: 随着半导体工艺的飞速发展和芯片工作频率的提高,芯片的功耗迅速增加,而功耗增加又导致芯片发热量的增大和可靠性的下降。因此,功耗已经成为深亚微米集成电路设计中的一个重要考虑因素。本文围绕FPGA功
18 2020-11-09 -
EDA PLD中的基于CPLD FPGA的CMI编码设计与实现
0 引言 CMI码是传号反转码的简称,它是一种应用于PCM四次群和光纤传输系统中的常用线路码型,具有码变换设备简单、有较多的电平跃变,含有丰富的定时信息,便于时钟提取,有一定的纠错能力等优点。
18 2020-11-06 -
EDA PLD中的数字基带传输系统的FPGA设计与实现
摘要: 为了提高系统的集成度和可靠性, 降低功耗和成本, 增强系统的灵活性, 提出一种采用非常高速积体电路的硬件描述语言( VH DL 语言) 来设计数字基带传输系统的方法。详细阐述数字基带传输系统中
24 2020-11-06 -
EDA PLD中的基于FPGA的视频采集与显示模块设计
本文给出的视频采集和显示模块在设计时,选取分辨率为768×494像素的NTSC制式, 并选用输出像素为640×480的CCD摄像头; FPGA选取Altera CycloneII系列Ep2c35F67
10 2020-11-06 -
EDA PLD中的基于FPGA的语音存储与回放系统设计
1 设计要求 设计并制作一个数字化语音存储与回放系统,其示意图如图1所示。 图1 数字化语音存储与回放系统示意图 (1)放大器1的增益为46dB,放大器2的增益为40dB,增益均可调; (
15 2020-11-06 -
EDA PLD中的FPGA与DDR3SDRAM的接口设计
DDR3 SDRAM内存的总线速率达到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作电压,采用90nm制程达到2Gbits的高密度。这个架构毫无疑问更
15 2020-11-26 -
EDA PLD中的FPGA与CPLD的辨别和分类
FPGA与CPLD的辨别和分类主要是根据其结构特点和工作原理。通常的分类方法是: 将以乘积项结构方式构成逻辑行为的器件称为CPLD,如Lattice的ispLSI系列、Xilinx的XC9500系
14 2020-11-08 -
EDA PLD中的基于FPGA的SPWM变频系统设计
由于脉宽调制技术是通过调整输出脉冲的频率及占空比来实现输出电压的变压变频效果,所以在电机调速、逆变器等众多领域得到了日益广泛的应用。 而电磁法作为一种地球物理探测的有效方法,已经广泛地应用于矿藏勘
24 2020-11-08 -
EDA PLD中的利用FPGA实现的FFT变换设计
随着集成电路的飞速发展,在图像处理,通信和多媒体等很多领域中,数字信号处理技术已经被广泛应用。快速傅立叶变换(FFT)算法的提出,使得数字信号处理的运算时间上面缩短了好几个数量级。因此对FFT 算法及
19 2020-10-27 -
EDA PLD中的现代FPGA设计的能源优化方案
引言 减少FPGA的功耗可带来许多好处,如提高可靠性、降低冷却成本、简化电源和供电方式、延长便携系统的电池寿命等。无损于性能的低功耗设计 既需要有高功率效率的FPGA架构,也需要有能驾驭架构组件的
12 2020-10-28
暂无评论