基于高速CMOS时钟的数据恢复电路设计与仿真
文中基于2.5 GB/s的高速型数据收发器模型,采用SMIC 0.18 μm的双半速率CMOS时钟进行数据的恢复处理。设计CMOS时钟主要包含:提供数据恢复所需等相位间隔参考时钟的1.25 GHz、16相频锁相环电路;采用电流逻辑模式前端电路构成的复用CDR环路;滤除亚稳态时钟的采样超前、滞后鉴相器;选择时钟与相位插值的控制时钟电路,以及基于折半、顺序查询算法的数字滤波电路。并对时钟进行数模混合仿真检测,测试结果表明:电路对于2.5 GB/s的差分输入数据,可快速高效完成数据恢复和时钟定时复位,具备极高的开发与应用前景。
用户评论
推荐下载
-
CMOS集成电路设计手册
CMOS集成电路设计手册 第3版 模拟电路篇和CMOS集成电路设计手册 第3版 数字电路篇,这两本书是学会IC设计的基础,非常经典的书籍‘’
33 2019-03-12 -
Cmos射频集成电路设计
应用用CMOS射频微波技术的研发指导教程,是国内外比较有名的著作。
38 2019-07-27 -
CMOS光接收电路设计研究
CMOS
5 2022-11-19 -
CMOS工艺串行接口电路设计
CMOS工艺
6 2022-11-19 -
全差分电路设计CMOS
适合作为差分电路设计入门练习 内容安排: 1:运放的设计要求 2:结构的选取 3:参数的计算 4:仿真结果 5:性能指标
33 2019-01-06 -
基于DS3231的时钟电路设计.doc
详细介绍了使用AD20将原理图转换为PCB实物的设计过程,从设计各个器件的原理图封装图、连线、设计、过孔、布局、到铺铜所有过程做出纤细解答和描述。解决初学者刚刚接触AD20的常见问题,最终完成成品。
9 2020-09-03 -
基于CPLD的位同步时钟提取电路设计
异步串行通信是现代电子系统中最常用的数据信息传输方式之一,一般情况下,为了能够正确地对异步串行数据进行发送和接收,就必须使其接收与发送的码元同步,位同步时钟信号不仅可用来对输入码元进行检测以保证收发同
7 2020-09-11 -
基于单片机的时钟电路设计论文
本系统主要以SPCE061A单片机作为控制核心,用DS1337C时钟芯片来计算当前时间。并通过LCD来显示当前时间和日期,以及设置打铃的数据。设置的数据用FLASH来存储,以达到掉电后数据不丢失的目的
30 2019-06-01 -
基于数字电路设计的电子时钟
基于数字电路设计的电子时钟 包里有设计报告 系统仿真
20 2020-08-06 -
基于精确频率控制字的高速DDS电路设计与实现
针对传统直接数字频率合成器(DDS)的频率控制字FTW必须为一个整数值,而不能为小数的情况,提出一种可编程调制的DDS电路设计。该电路结构在已有相位累加器的基础上,增加一个辅助累加器用于改变DDS内核
5 2021-01-16
暂无评论