改进的Goldschmidt双精度浮点除法器
针对嵌入式处理器对面积要求极为苛刻的特点,提出了一种改进的基于Goldschmidt算法的双精度浮点除法器。 改进的除法算法的计算过程分为两个阶段,第一阶段采用线性minimax多项式逼近算法得到一个具有15-bit精度的除数倒数的估计值。相比于minimax 二次多项式逼近,一次多项式逼近会获得一个更小的查找表(LUT)以及在部分积累加过程中获得更少的计算量。 在第二阶段,采用基于硬件复用的方法实现两次Goldschmidt迭代,使得两次Goldschmidt迭代仅仅使用一个乘法器和一个求补单元。最后,该设计采用Verilog HDL进行编码,并基于FPGA进行实现。通过与其他算法进行比较得
用户评论
推荐下载
-
Verilog打造除法器驱动数码管下
上次讲到了如何利用自制的除法器,来驱动数码管的基本方法,这次让他支持负数显示,并让其“动起来”做一个“倒计时器”。
7 2020-08-23 -
Verilog打造除法器驱动数码管上
记得很久以前,用单片机玩数码管的时候,我们用“%”和“/”将一个长长的数字一一分离出来逐个显示在数码管上。如今已不玩单片机很多年,想用Verilog打造一个数码管接口,用来实时显示一个“较长的”数字。
6 2020-08-23 -
Vivado下verilog除法器较少资源占用
减少资源占用的一种除法器,可完成32位整数除法运算,并得出余数。
44 2020-06-03 -
阵列除法器组成原理课程设计
阵列除法器的功能是利用一个可控加法/减法(CAS)单元所组成的流水阵列来实现的。它有四个输出端和四个输入端。
28 2019-07-18 -
verilog用减法实现可综合除法器
用verilog实现除法器,减少对timing的影响,用减法实现。适合初学者。
29 2019-07-07 -
4位定点除法器EDAverilogHDL源代码
4位定点除法器,32位的写法也一样,希望verilogHDL高手指点,初学者参考吧
29 2019-05-04 -
verilog两种方法实现除法器
基于verilog的两种方法(算法),实现的除法器,可在modelsim和总和软件中总和验证
36 2019-04-27 -
除法器设计容量分析和计算
除法器设计容量分析和计算通过仿真测试与实物测试相结合的综合测试后,发现系统基本能达到设计要求.
15 2018-12-31 -
浮点数乘法器的FPGA实现
基于FPGA的浮点乘法器的硬件实现,详细阐述了其原理,重点介绍了乘法器的结构并通过了数据验证。在MaxplusⅡ上完成了综合仿真测试。
19 2019-07-10 -
巧用数组实现除法的高精度计算
很巧妙的 模拟实际方法的学习过程,我看了觉得比较有用,顺便加点分啊。。。。
17 2020-08-20
暂无评论