数字图像的边缘检测一直是图像处理领域最基本的研究内容之一。为了提高图像处理的速度,满足实时性要求,本文采用EAD技术,在FPGA上实现数字图像的边缘检测。本设计运用FPGA的流水线和并行技术,结合Verilog HDL语言,采用模块化的设计思想,优化结构,高速有效地实现了数字图像的边缘检测。实验证明边缘检测效果较好。