暂无评论
使用LFSR和CASR构成随机数或随机信号发生器;Verilog实现
声音信号发生器,可以设定特定频率,以测试音箱或耳机频响性能
函数信号发生器protel仿真实验内含仿真图谢谢
本设计是基于 FPGA 语言,结合 dds 设计的正弦波发生器。最小频率为 500 hz,最大频率为 200 khz,频率可在数字电视上显示。
基于Multisim10的函数信号发生器1.信号频率范围1Hz~100kHz;2.输出波形应有:方波、三角波、正弦波;
信号发生器按键选择模块程序
fpgaDDS信号发生器包含fpga于msp430F149通信程序可实现输出频率,相位幅度的精确控制,控制简单,稳定性好系统设计方案本文提出的采用DDS作为信号发生核心器件的全数控函数信号发生器设计方
【FPGA】DDS信号发生器,频率可调(通过clk分频来调节),相位可调(通过更改mif文件或者改变寻址起始位置)
包含信号发生器的程序设计和设计报告。此信号发生器包括模块,分频器模块,递减锯齿波模块,递增锯齿波模块,三角波模块,方波模块,阶梯波模块,选择模块和译码模块。报告中包含所有程序代码,设计思路等多方面东西
函数信号发生器相关设计论文,有兴趣的话就看一下
暂无评论