异步二-十进制技术性计数器是一种用于计数的电子电路,它可以根据输入的信号进行计数操作。该计数器采用异步的工作方式,能够在没有时钟信号的情况下进行计数。异步二-十进制技术性计数器常用于数字逻辑电路和计算机系统中。这个压缩包包含了该计数器的相关资料和实验代码。通过下载和使用该压缩包,您可以了解和学习异步二-十进制计数器的原理和应用。
暂无评论
4/7进制计数器设计:采用74LS192(40192)。 a、数码管显示状态。 b、用开关切换两种进制。 c、计数脉冲由外部提供。 可以直接用multisim仿真,有清晰的电路图
《EDA电路设计》,22进制计数器,课程设计
有VHDL实现100进制可加可减的计数器
60进制的数电制作方法,及一系列注意事项
本项实验通过六十进制计数器的设计与仿真,学习VHDL语言及VHDL文本输入设计方法,编写六十进制计数器源程序,应用MAX+PlusII软件进VHDL文本输入设计与波形仿真。写出源程序,并写出设计与仿真
可控多进制计数器,两片74160,双四选一数据选择器74153以及扫描电路组成。功能强大,亲测可用,绝对不坑。
.
这是我们这次的数电实验题目: 用一片 74LS160 同步十进制计数器和一片 74LS161 同步二进制计数器,连接成三十进 制的计时电路。输入信号为数字脉冲信号。
vhdl语言描述 五进制计数器 外加仿真波形图
60,12进制计数器.DSN
暂无评论