# FPGA数字示波器设计与实现
数字示波器32与fpga
通过32与fpga通信实现数字示波器的基本功能,可采集到20MHz的频率
基于FPGA的数字示波器设计
此文档,详细讲解了,基于FPGA数字示波器的设计过程
用FPGA设计数字存储示波器
摘要:介绍基于现场可编程门阵列(FPGA),采用模拟/数字、 数 字/ 模拟转换器件和 R AM( U T 6 2 - 2 5
数字示波器设计与制作
在网上找到的资料 分享一下 从硬件设计到软件设计描述得很详细
基于FPGA的数字示波器
该代码是基于FPGA的数字示波器的代码,编程语言是verilog,开发环境是Quartus II
基于FPGA的简易数字存储示波器设计
根据设计指标要求,基于FPGA的系统结构主要由模数转换、数模转换、FPGA数据处理、数据存储四部分组成。
基于FPGA的数字存储示波器的设计
基于FPGA的数字存储示波器的设计
基于NiosII的数字示波器的设计与实现
PC端软件使用C语言设计。图形部分使用SDL库。PC机软件用于打开示波器保存的波形文件,还原波形信息,并可以进行光标测量。程序首
基于FPGA的简易数字存储示波器的设计
绝对完整的毕业设计源代码仿真设计思路完完整整
数字示波器设计
基于单片机的简易存储示波器的设计,数字示波器原理,毕业论文的撰写