基于verilogHDL的PCIE接口设计以及Modelsim仿真 基于VerilogHDL的PCIe接口设计以及Modelsim仿真,让我们一起探讨FPGA(Field Programmable Gate Array)的奇妙世界。FPGA是在PAL、GAL等可编程器件的基础上进一步发展的产物,是不是令人兴奋呢?您知道吗,PCI-Express是一种高速串行计算机扩
FPGA直接驱动LCD_12864 FPGA直接驱动LCD_12864程序,使用Verilog HDL语言编写,带中文字库的128X64 是一种具有4 位/8 位并行、2 线或3 线串行多种接口方式,内部含有国标一级、二级简体 中文字库的点阵图形液晶显示模块;其显示分辨率为128×64, 内置8192 个16*16 点汉字,和128
victor_keyboard.exe 本程序通过autohotkey语言,实现了将colmak键盘布局的替换,随用随开,打包好的程序具有良好的可移植性.需要源码,可以在文章https://victorfengming.gitee.io/2020/01/10/colmak/中查看
eetop.vn_vcs.zip Synopsys 家的VCS工具,VCS是编译型Verilog模拟器,它完全支持OVI标准的Verilog HDL语言、PLI和SDF。 VCS具有行业中较高的模拟性能,其出色的内存管理能力足以支持千万门级的ASIC设计,而其模拟精度也完全满足深亚微米ASIC Sign-Off的要求。本资源是官方的
基于FPGA的uart接口电路设计verilog实现 通用串口是远程通信接口,在数字系统中使用很普遍,是一个很重要的部件本设计使用了VerilogHDL语言描述硬件功能,利用QuartusII13.0在FPGA芯片上综合描述,利用模块化设计方法设计UART(通用异步收发器)的各个模块。其中包括波特率控制、SRAM存储、UART数据接收器、UART数据发
基于FPGA的8b10b编解码verilog实现 本设计是采用EDA技术设计的一种8B/10B编解码电路,实现了在高速的串行数据传输中的直流平衡。利用verilogHDL逻辑设计语言,经过modelsim、quartusII的仿真和下载验证,实现其编码和解码的功能。该编解码电路设计大体上可以由五个模块构成,分别是默认编码模块、差异度计算模块、编码校