Ta上传的资源 (0)

本文详细阐述了利用VHDL硬件描述语言设计,并在EDA工具的帮助下,用CPLD实现数字频率计的设计方法和实现步骤。其最大显示量程为10MHz,且具有实现自动量程切换功能,显示采用动态扫描方式。除放大整形电路和数码管显示外,其他模块在一块CPLD芯片上,与其他方法做成的频率计相比,具有体积小,可靠性高

利用Multisim仿真软件研究并设计一个纯硬件构成的六位数字秒表。该秒表主要包括自行设计的时钟发生电路,以74LS160为基础的计数器,以及LED译码驱动电路,外围控制电路等,并简要说明了硬件结构。仿真结果表明,该设计思路合理,可行,运行可靠,易于实现。