基于FPGA的FIR滤波器设计与实现 本文从资源占用的角度分析了基于 FPGA 的多种 FIR 滤波器的设计,主要讨论了不同应用背景下滤波器的资源占用情况,文章同时对滤波器输入数据速率和处理时钟速率之间的关系做了详细的探讨,提出了 MAC 滤波器最小资源占用的输入数据速率和处理时钟速率需满足的条件,并给出相关公式。
Modelsim使用简明指南中文 作为一种简单易用,功能强大的逻辑仿真工具,Modelsim具有广泛的应用。这里对ModelSim作一个入门性的简单介绍。首先介绍ModelSim的代码仿真,然后介绍门级仿真和时序验证。
使用Virtex5FPGA器件实现DDR SDRAM控制器 本应用指南描述了在Virtex™-5器件中实现的200MHzDDRSDRAM(JEDECDDR400(PC3200)标准)控制器。本设计实现使用IDELAY单元调整读数据时序。读数据时序校准和调整在此控制器中完成