基于高性能锁相环的频率控制系统
锁相环是一个闭环频率和相位自动控制系统,锁相的目的在于通过反馈调节使 输出信号相位锁定或跟踪输入信号的相位变化,其结果是使相位误差尽量地小。根据频率 与相位的变换关系,在相位差固定的情况下,频率差为零,因此锁相环可以实现二个信号相 位同步,频率相同
用户评论
推荐下载
-
锁相环PLL电路
锁相环(PLL)电路 通信电路设计 射频模块设计 无线通信
43 2019-01-01 -
PPL锁相环matlab
奈奎斯特型锁相环,压控振荡器,环路滤波器,鉴相器,DDS
43 2019-01-07 -
基于DSP的软件锁相环的实现
针对传统锁相环存在硬件电路复杂、易受外界环境干扰及锁相精度不高等问题,介绍了一种基于数字处理器TMS320F2812实现对电网电压软件锁相功能的设计方案,并给出了过零检测电路和部分软件设计流程图。
7 2020-10-28 -
东北电力大学新能源控制系统中的并网锁相环
东北电力大学新能源控制系统中的并网锁相环的作用和原理,以及该系统中使用的柔性并网控制方法。并网锁相环是一种重要的控制器件,能够实现对并网电压的同步与控制,从而保证光伏、风电等新能源的有效并网。在该系统
7 2023-04-19 -
RFID技术中的基于锁相环的频率合成器的设计
随着现代电子技术的发展,具有高稳定性和准确度的频率源已经成为通信、雷达、仪器仪表、高速计算机及导航系统的主要组成部分。高性能的频率源可通过频率合成技术获得。随着大规模集成电路的发展,锁相式频率合成技术
23 2020-12-02 -
基于锁相环的fsk数据收发传输系统优化
随着无线通信技术的飞速发展,大学毕业论文聚焦于基于锁相环的fsk数据收发传输系统的实现研究。锁相环作为一种广泛应用于通信系统的关键技术,本文深入研究了其在fsk数据通信中的应用。通过对锁相环原理和工作
54 2023-12-13 -
基于FPGA的数字锁相环设计.pdf
基于FPGA的数字锁相环设计.pdf
23 2020-10-10 -
基于FPGA的自适应锁相环设计
摘要:利用锁相环进行载波跟踪是获取本地载波的一种重要方法,针对锁相环的噪声性能和跟踪速度不能同时达到最优的限制,在锁相环PLL中引入自适应模块,根据环路所处的环境自适应对PLL环路参数做出调整。设计中
8 2020-10-28 -
基于SystemC的数字锁相环源代码
包括dpll.cppdpll.hdpll_main.cppdriver.cppdriver.h,其中dpll.cpp、dpll.h定义和实现了DPLL的全部功能,driver.cpp、driver.h
16 2019-08-17 -
基于FPGA的全数字锁相环设计
介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细叙述了其工作和设计思想,必用可编程逻辑器件fpga于以实现。
19 2020-07-16
暂无评论