基于VHDL的8位cpu的设计与实现
随着计算机在人们生活中重要性和不可或缺性的提高,为了更方便的为大众使用,发展计算机性能成为IT行业的热点,但计算机的内部结构极其复杂,为了便于研究便产生了模型计算机。 本文完成了基于VHDL的8位模型计算机的设计与实现。文中首先阐述了8位模型计算机的原理,然后对其十个功能模块(算术逻辑运算单元,累加器,控制器,地址寄存器,程序计数器,数据寄存器,存储器,节拍发生器,时钟信号源,指令寄存器和指令译码器)进行了分析与设计。最后在Quartus II 9.0环境下进行了仿真,完成了8位模型计算机的整体实现11。
用户评论
推荐下载
-
8位CISC微处理器的设计与实现
8位CISC微处理器的设计与实现
22 2019-09-25 -
基于FPGA的八位RISC CPU的设计.rar
基于FPGA的八位RISC基于FPGA的八位RISCCPU的设计.rarCPU的设计.rar基于FPGA的八位RISCCPU的设计.rar
27 2019-05-28 -
VHDL实例8位加法器与乘法器设计
VHDL实例8位加法器与乘法器设计
59 2019-05-15 -
基于FPGA的MCS_51核的VHDL语言设计与实现
基于FPGA的MCS_51核的VHDL语言设计与实现
37 2019-07-18 -
基于VHDL的数字频率合成器的设计与实现
这是一篇硕士论文。题目如上,如果不能打开请下载.kdf浏览器
29 2019-01-07 -
基于VHDL静态显示8位二进制并行加法器的实现
基于VHDL静态显示8位二进制并行加法器的实现,课程设计的文档
26 2019-09-06 -
基于proteus的8位模型机的设计
一台模型计算机的设计(与调试),有完整的电路图和操作说明,proteus,单片机自动写入,首先,将RAM,AR,INPUT的开关全部拨到下面,地址转移逻辑的logicstate置为1,微地址的logi
33 2019-01-11 -
基于MIPS的32位流水线CPU设计
本设计实现了一个具有标准的32位5级流水线架构的MIPS指令兼容CPU系统。具备常用的五十余条指令,解决了大部分数据相关,结构相关,乘除法的流水化处理等问题
25 2020-05-27 -
EDA PLD中的基于VHDL的4PSK的设计与实现
1 引言 实际通信中的许多信道都不能直接传送基带信号,必须使用基带信号控制载波波形的某些参量,使得这些参量随基带信号的变化而变化,即正弦载波调制。数字通信系统有二进制数字调制和多进制调制两种方式。
16 2020-11-10 -
VHDL实现可执行10条指令的CPU
哈工大硬件大实验,全部实现,供同学参考,请勿抄袭。知识还是自己学的好啊。
21 2019-07-15
暂无评论