在MAX+PLUS II中,使用图形编辑器设计一个3位的十进制加法计数器,使用VHDL语言设计一个D触发器
1.在图形编辑器中设计一个3位的十进制加法计数器,以xxxcnt3.gdf命名保存(‘xxx’为您的姓名拼音首字母)。器件设定为EPM7128LC84-6。要求能够从0计数到999。从999归零时产生一个高电平的报警信号。进行波形仿真,验证功能正确。分析此电路的最高计数频率。 2.修改这个计数器的归零值,使其计数到119就归零,增加异步清零功能,加法计数/减法计数控制功能。 3.在文本编辑器中使用VHDL语言设计一个D触发器,具有反向输出端。命名为xxxdff.vhd,仿真验证。
文件列表
shiyan2.rar
(预估有个63文件)
shiyan2
bqycnt3-2.scf
33KB
bqycnt3-1.pin
5KB
bqycnt3-1.fit
6KB
LIB.DLS
130B
bqydff.jbc
30KB
bqydff.rpt
15KB
bqycnt3.pof
8KB
bqycnt3-1.jam
36KB
bqydff.fit
2KB
用户评论