基于Tomasulo算法的32位RISC带Cache的流水线CPU设计
清华大学电子系微机原理课程设计题目。4人合作完成。包含CPU的VHDL、Verilog源代码、仿真文件、波形结果、系统框图、实验报告、以及一个简易汇编器的源代码和可执行文件。Quartus仿真实现了32位RISC微处理器,支持数据处理(包括乘除法),数据传送,子程序调用,中断及跳转。时序仿真主频可达70MHz。采用Tomasulo算法处理指令流水中的数据相关,并提出了一种对Tomasulo就够的改进。设计了Cache结构提高访存效率。
用户评论
推荐下载
-
FPGA流水线延时
FPGA pipeline delay
36 2019-06-26 -
ARM流水线MMUCache
介绍ARM的流水线、MMU、Cache。
51 2018-12-15 -
流水线ADC原理
详细讲解ADC原理流水线型逐次逼近型闪存型等
42 2019-05-02 -
流水线系统源码
项目概况 这个学期项目的目的是通过开发一条模拟的组装流水线来练习您的C ++面向对象技能。 该项目模拟了一条流水线,该流水线填补了库存中的客户订单。 每个客户订单都包含需要填写的项目清单。 该线由一组
6 2021-04-04 -
流水线源码
snyk-cicd集成示例 将Snyk CLI集成到CI / CD系统中的示例
13 2021-04-04 -
timeline流水线界面
流水线界面 jquery
9 2020-07-25 -
流水线测试源码
演示应用程序-使用Docker开发 该演示应用程序显示了一个简单的用户配置文件应用程序,该应用程序使用 具有纯js和CSS样式的index.html 使用Express模式的Node.js后端 mon
8 2021-02-22 -
cpu课程设计非流水线课程设计文档vhdl写的
不错的课程设计文档,可用来熟悉vhdl,了解cpu原理用于系统结构课程设计或计算机组成原理课程设计
20 2019-09-04 -
计算机组成原理实验流水线CPU设计
流水线CPU的设计与实现
11 2021-04-08 -
Verilog语言12指令流水线CPU设计
Verilog语言实现的流水线CPU设计,支持12条指令,其中包括4条R指令、7条I指令以及1条J指令。这一CPU设计采用了先进的流水线架构,为指令的高效执行提供了强有力的支持。R指令主要用于寄存器相
63 2023-11-26
暂无评论