基于VHDL语言的CPU设计
ThepurposeofthisprojectistodesignasimpleCPU(CentralProcessingUnit).ThisCPUhasbasicinstructionset,andwewillutilizeitsinstructionsettogenerateaverysimpleprogramtoverifyitsperformance.AtleastfourpartsconstituteasimpleCPU:thecontrolunit,theinternalregisters,theALUandinstructionset,
用户评论
推荐下载
-
基于VHDL的数字时钟设计
VHDL是一种标准的硬件描述语言,该语言可以描述硬件电路的功能、信号连接关系及定时关系,是当今电子设计自动化(EDA)的核心技术.本文通过简易电子表的设计实例,详细介绍了利用VHDL设计电路的流程和方
31 2019-01-11 -
基于VHDL的数字闹钟设计
基于VHDL的数字闹钟设计 随着EDA技术的发展和应用领域的扩大与深入EDA技术在电子信息、通信、自动 控制及计算机应用领域的重要性日益突出。EDA技术就是以计算机为工具设计者在EDA 软件平台上
31 2019-01-18 -
基于VHDL的电梯系统设计
该设计是基于VHDL的两部三层电梯联动控制系统设计,采用quartus软件编写,描述了最简单的情形,但可扩展性好,可以轻易的改写为其他类型的电梯系统。
32 2019-04-11 -
基于VHDL的蔽障小车设计
小车左右各一个传感器,针对不同情况小车会做出相应动作。经过实物测试,完全可用!
13 2019-08-01 -
基于vhdl的数字时钟设计
Digital clock design based on vhdl
36 2019-06-23 -
基于VHDL的流水灯设计
用VHDL语言的流水灯,共有8个状态,用数码管显示
20 2019-05-04 -
基于vhdl的流水灯设计
基于vhdl的流水灯设计,小实验,可以当例子用!
18 2019-07-17 -
基于VHDL语言的汽车尾灯设计程序
基于VHDL语言的汽车尾灯设计程序。汽车有左转、右转、直行、刹车四个状态,不同状态尾灯的亮灭情况不同。适用于数电课程设计实验及VHDL初学。
11 2020-11-21 -
基于CPLD的VHDL语言数字钟含秒表设计
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试
32 2018-12-07 -
论文研究基于VHDL语言的参数化设计方法.pdf
随着FPGA制造工艺的不断进步,越来越多的应用可以在FPGA中实现。虽然用于FPGA设计的VHDL语言具有很好的可移植性,但是FPGA芯片的可用资源不尽相同,因此对设计的规模进行参数化才能实现设计的可
32 2020-06-07
暂无评论