ba于FPGA的高性能全数字锁相环设计与实现
用户评论
推荐下载
-
锁相技术锁相环
锁相环路是一个相位的负反馈控制系统。这个负反馈控制系统是由鉴相器(PD)、环路滤波器(LF)和电压控制振荡器(VCO)三个基本部件组成的
34 2020-06-08 -
电子震撼FPGA实现负反馈控制纯数字锁相环.zip
电子-震撼FPGA实现负反馈控制纯数字锁相环.zip,单片机/嵌入式正点原子FPGA
7 2020-07-27 -
EDA PLD中的宽频带数字锁相环的设计及基于FPGA的实现
引言 数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构
10 2020-12-12 -
论文研究应用于GSM的快速锁定全数字锁相环设计.pdf
应用于GSM的快速锁定全数字锁相环设计,秦鹏,金晶,本文提出了一种应用于GSM(全球移动通讯系统)的快速锁定全数字锁相环。针对快速锁定的要求,本文提出了将频率控制字预检测技术与
16 2020-05-15 -
一种新型带宽自适应全数字锁相环的设计方案
摘要:本文针对传统锁相环所存在的锁相范围窄、环路带宽和控制参数固定、以及提高锁相速度与减小稳态误差相互制约等问题,提出了一种新型带宽自适应全数字锁相环的设计方案。该设计方案中的系统采用比例积分控制与自
31 2021-03-11 -
锁相技术张厥盛数字锁相环
锁相技术 张厥盛 数字锁相环 第1章 锁相环路的基本工作原理 第2章 环路跟踪性能 第3章 环路噪声性能 第4章 环路捕获性能 第5章 集成锁相环路 第6章 锁相环路的应用 第7章 数字锁相环
97 2018-12-20 -
可实现快速锁定的FPGA片内延时锁相环设计
微电子技术的持续发展使得FPGA具有更高的系统集成度和工作频率。系统性能较大程度上决定于系统的时钟延迟和偏斜。由于FPGA具有丰富的可编程逻辑资源及时钟网络,随之而来的时钟延迟问题使得用户设计的性能大
7 2020-10-28 -
通信与网络中的高性能锁相环PE3293及其应用
摘要:在无线通信中,降低频率合成器的相位噪声和抑制其相应的寄生输出,一直是设计者追求的目标。PE3293是Peregrine公司生产的高性能1.8GHz/550MHz双模整数分频集成锁相环电路,它具有
9 2020-12-12 -
应用于数字锁相环的NCO设计
本文鉴于数字锁相环在实际应用中对信号频率的准确度和稳定度有较为严格的要求,设计一种应用于数字锁相环的数控振荡器(NCO,Number Controlled Oscillator)。基于直接数字频率合成
19 2021-02-01 -
基于互感器的数字锁相环设计
针对传统锁相环精度差、速度慢等问题,利用互感器实现了一种基于预测电流无差拍方法的改进功率解耦控制的数字锁相环,很好地解决三相逆变器在并网运行时锁相问题。仿真分析和实验结果表明,该数字锁相环在电网频率发
7 2020-10-28
暂无评论