课程设计数字频率计的设计
一、设计任务与要求
1.用74系列数字器件设计一个频率计,该频率计测量频率小于10KHz,测量数据显示3秒以上,被测信号为幅值小于10V的脉冲或幅值小于10V的正弦交流电压。基本电路主要由放大整形电路、时基电路、闸门电路和逻辑控制电路组成。设计过程是运用EWB软件完成电路设计部分。
2.整形电路:将输入频率为周期的信号(如正弦波、三角波等)进行整形,使之成为矩形脉冲。
时基电路:作用是产生一个标准时间信号(高电平持续时间为1s)。
闸门电路:闸门开通,被测脉冲信号通过闸门,计数器开始计数,直到1s信号结束时闸门关闭,停止计数。若在闸门时间1S内计数器计得的脉冲个数为N,则被测信号频率fx=N
推荐下载
-
微机设计报告数字频率计的设计
在当代电子设备运用中,经常要测定一个波形的频率,然后对其进行分析、研究。为了测出频率,就要用到频率计,数字频率计是直接利用十进制数字来显示被测信号频率的一种测量装置,它可测量正弦波,三角波、矩形波等信
26 2019-09-26 -
基于CAD设计的简易数字频率计设计
基于CAD设计的简易数字频率计设计,用于课程设计
22 2019-01-22 -
设计数字频率计的本科毕业论文
本篇论文讨论了单片机数字频率计的设计方法与实现过程,详细介绍了硬件电路设计和软件算法编程,并提出了优化方案以提高计算精度和稳定性。通过实验验证了设计的有效性和可行性,结果表明该数字频率计在准确度和性能
3 2024-04-20 -
FPGA数字频率计设计与高精度频率计论文
本文探讨了FPGA技术在数字频率计中的应用,介绍了一项基于FPGA的高精度频率计的论文毕业设计范文。在这篇论文中,作者详细研究了数字频率计的设计原理和实现方法,特别强调了FPGA在提高频率计精度方面的
52 2023-10-23 -
基于fpga的简易数字频率计设计
基于fpga的简易数字频率计设计
22 2020-09-11 -
基于EDA的数字频率计系统设计
基于EDA的数字频率计系统设计 摘 要:本课题设计了一种具有多种功能和多种测量精度的数字频率计系统,采用VHDL硬件描述语言编程,并用FPGA实现。本设计选择以FPGA集成芯片为核心器件,以触发器和计
34 2019-02-11 -
基于verilog语言的数字频率计设计
基于verilog语言的数字频率计设计.doc
16 2019-05-15 -
基于VerilogHDL数字频率计的设计.pdf
verilogHDL数字频率计的设计
15 2019-05-20 -
基于EDA技术的数字频率计设计
基于EDA技术的数字频率计设计,有VHDL代码,及仿真图
24 2019-07-15 -
基于VHDL语言设计的数字频率计
基于VHDL语言设计的数字频率计,本频率计从开始计最大可......
33 2019-07-09
用户评论