FPGA NCO IP设置 数字混频 + modelsim仿真.zip
数字混频的Veriloag代码,Quartus工程,含testbench仿真。程序设计系统时钟5MHz,625kHz的输入信号与625kHz的本振信号做混频,根据混频原理会得到1.25MHz的和频信号与0Hz(直流),将直流滤除掉得到1.25MHz的有效信号。
文件列表
FPGA NCO IP设置 数字混频 + modelsim仿真.zip
(预估有个376文件)
Mixer_run_msim_rtl_verilog.do.bak1
720B
_vmake
26B
_info
2KB
Mixer_run_msim_rtl_verilog.do.bak
352B
Mixer.vt.bak
3KB
Mixer_run_msim_rtl_verilog.do.bak3
720B
Mixer_run_msim_rtl_verilog.do.bak6
720B
Mixer_run_msim_rtl_verilog.do.bak4
720B
Mixer_run_msim_rtl_verilog.do.bak2
720B
Mixer_run_msim_rtl_verilog.do.bak5
720B
暂无评论