暂无评论
完整的EDA数字时钟设计,包括时间显示,万年历显示,星期显示,并且可以调整时间和年月日。提供了各个模块的电路图,内容详尽!
南京理工大学电工电子综合实验,数字计时器设计实验报告
本文数字电压表的功能由VHDL程序决定,用Max+Plus II软件编译、仿真和逻辑综合后,下载到CPLD芯片EPF10K10LC84-4。CPLD工作主频为100 MHz,逻辑综合占用了174个逻辑
本设计为通过EDA仿真软件MAX+PLUSII设计一个多功能数字钟,并下载到硬件中实现。本系统的设计电路由计时电路、动态显示电路、闹钟电路、控制电路、显示电路等部分组成。本系统采用动态显示的原理在数码
随着电子工程与计算机科学(EECS)的迅猛发展,数字电路系统的发展也十分迅速。电子器件在最近几十年经历了从小规模集成电路(SSI)、中规模集成电路(MSI)到大规模集成电路(LSI)以至超大规模集成电
基于eda的全加器设计,编写,仿真;可直接下载使用,欢迎您的下载。
自己做的,基于quarters的eda时钟设计
是信号与系统(郑君里)和数字信号处理的姐妹之作。 讲解了对随机信号处理的方法。适用于信号系统方面的研究生以及感兴趣的人士使用
介绍了些当代的数字图像技术--比较详细,全面--欢迎大家使用
适合研究生课程的书籍,不是本科的
暂无评论