摘要文章对于卷积编码器的设计与实现进行了研究然后对该编码器的性能进行了仿真分析证实达到了工程标准的要求从而验证了该编码器设计的可靠性。
摘要文章对于卷积编码器的设计与实现进行了研究,然后对该编码器的性能进行了仿真分析,证实达到了工程标准的要求,从而验证了该编码器设计的可靠性。 关键词数字通信,卷积编码,现场可编程门阵列 中图分类号TN919。31文献标识码A文章编号1008-1151(2006)06-0063-03
用户评论
推荐下载
-
RZI码编码器设计与实现.rar
RZI码编码器设计与实现以COP2000实验仪和FPGA实验板为硬件平台,采用Xilinx foundation f3.1设计工具和COP2000仿真软件,设计实现3/16RZI码编码器,将输入的的数
14 2020-07-29 -
RS编码器的优化设计及FPGA实现
引言Reed-Solomon码首先是由Reed和Solomon两人于1960年提出来的,简称为RS码。这是一类具有很强纠错能力的多进制BCH码,既能纠正随机错误,也能纠正突发错误,也是一类典型的代数几
15 2020-10-28 -
Xilinx编码器的驱动与程序实现
Xilinx encoder driver and program implementation
19 2019-06-27 -
支持opencv视频编码的编码器类
可以调用不同的编码器直接将Mat编码为压缩的封装视频格式,支持x264编码器
29 2019-05-14 -
xvid编码器代码分析
Xvid encoder code analysis
18 2019-06-27 -
turbo码编码器的FPGA实现
探讨了卷积 Turbo 码编码器实现过程中的关键问题 ,结合第 3 代移动通信系统中给出的 Turbo 码分量编码器方案 ,以 Flex10k系列 FPGA芯片为硬件平台 ,使用MaxplusⅡ开发工
49 2018-12-08 -
RS编码器的VerilogHDL程序实现
RS(Reed-Solomon)码是差错控制领域中一类重要的线性分组码,由于其出众的纠错能力,被广泛地应用于各种差错控制系统中,以满足对数据传输通道可靠性的要求。
52 2019-05-07 -
编码器和译码器设计
数字逻辑实验报告
24 2018-12-21 -
论文研究卷积码编码器的Verilog HDL设计.pdf
卷积码编码器的VerilogHDL设计,孔晓燕,刘丹谱,卷积码是一种性能优良的差错控制编码。如传输中产生差错的数目在码的纠错能力之内,可以对差错进行定位并自动加以纠正。本文在阐
20 2020-04-29 -
基于FPGA的光电编码器接口设计
基于减小导弹舵机系统的体积的目的,采用一个控制器控制四个舵机,舵机控制器以DSP+FPGA为核心架构,控制器中的编码器接口通过FPGA来实现。根据增量式光电码盘进行位置检测的原理,本文采用Verilo
5 2021-02-01
暂无评论