数字时钟设计(原理)
摘要: 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。目前,数字钟的功能越来越强,并且有多种专门的大规模集成电路可供选择。
用户评论
推荐下载
-
动态显示数字时钟的设计
本文采用全部使用cmos集成电路设计的动态扫秒数字时钟,其整机功耗低,可靠性高,实验效果好
34 2019-05-13 -
EDA实验报告数字时钟设计
EDA Lab Report - Digital Clock Design
33 2019-06-22 -
基于vhdl数字时钟设计源码包
具有时、分、秒计数显示功能,以24小时循环计时,时钟计数显示时有LED灯的花样显示,具有调节小时、分钟及清零的功能。
28 2018-12-08 -
基于VHDL语言的数字时钟设计
基于VHDL的数字时钟课程设计,适用大学的电子设计自动化等方面的课程设计。
24 2018-12-08 -
EDA数字时钟实验设计报告
用VHDL语言设计数字时钟电路, 1、正常的显示时、分、秒计时功能。 2、可引入秒脉冲进行校时、校分,并可用RESET信号给秒清零。 3、实现整点报时,当计时器道59分50秒开始鸣响,四声低声,一声高
30 2018-12-17 -
单片机数字时钟设计报告
单片机数字时钟设计 ,怎个完整的设计报告
27 2018-12-18 -
用vhdl语言设计的数字时钟
用vhdl语言设计的数字时钟 基于maxplus2软件的描述
24 2018-12-19 -
电工课程设计数字时钟
一、设计基本要求、设计目的随着现代电子技术的发展,人们正处于一个信息时代,现代信息的存储、处理和传输越来越趋于数字化,数字逻辑几乎应用于每一电子设备或电子系统中。掌握基数字电路技术基础,已成为当代工科
15 2019-07-23 -
数字时钟课程设计真的行
数字时钟 课设 单片机 c51 亲自操刀有助于课程设计自我感觉良好
7 2021-01-15 -
数字时钟的设计与制作实验
设计一个秒、分为60进制计数,时为24进制(或12进制)计数功能并通过译码器及七段发光二极管显示器显示的数字钟电路
13 2021-01-15
暂无评论