电源技术中的分析栅极电荷和导通电阻如何降低
MOSFET是一种可以广泛使用在模拟电路与数字电路的场效晶体管(field-effect transistor)。MOSFET依照其"通道"的极性不同,可分为n-type与p-type的MOSFET,通常又称为NMOSFET与PMOSFET,其他简称尚包括NMOS FET、PMOS FET、nMOSFET、pMOSFET等。 MOSFET能够将导通电阻再降低一点那就棒了。电阻导致发热,换而言之就是浪费电能。为何你们不能环保一点呢?– 潮州怒汉上 亲爱的FAE博士: 我将飞兆半导体的FET置于高频下工作,而开关损耗成为耗电的罪魁祸首。我不理解,为何你们不能再努力一点,使器件开关所需的
用户评论
推荐下载
-
栅极电荷和导通电阻可以再降低一点吗
MOSFET能够将导通电阻再降低一点那就棒了。电阻导致发热,换而言之就是浪费电能。为何你们不能环保一点呢?
6 2020-09-11 -
用于SOI功率MOSFET的新型接口栅极结构可降低特定的导通电阻
用于SOI功率MOSFET的新型接口栅极结构可降低特定的导通电阻
6 2021-04-21 -
具有U形栅极和累积层的超低比导通电阻沟槽LDMOS
具有U形栅极和累积层的超低比导通电阻沟槽LDMOS
9 2021-04-24 -
电源技术中的Zetex高压MOSFET面向预偏置电源导通电阻达50Ω
Zetex Semiconductors近日推出一款可满足预偏置电源电路需求的新型高压MOSFET器件ZXMN0545G4。该产品是一种450V增强型N沟道器件,可用于简单的线性稳压器,在启动阶段为脉
19 2020-11-29 -
使用沟槽栅极和嵌入式漏极的低导通电阻SOI LDMOS
使用沟槽栅极和嵌入式漏极的低导通电阻SOI LDMOS
11 2021-04-07 -
低导通电阻MOSFET测试中的自动校验技术
导通电阻的准确测量是低导通电阻MOSFET测试中的一个难点。介绍了一种用于低导通电阻MOSFET测试过程中自动校验测试系统的方法。通过在DUT板上增加高精度低阻值标准电阻测试回路的方法,在正式测试前对
11 2020-11-06 -
具有平面和沟槽栅极集成的低导通电阻三重RESURF SOI LDMOS
提出了一种低导通电阻(Ron,sp)的可积硅绝缘体(SOI)n沟道横向双扩散金属氧化物半导体(LDMOS),并通过仿真研究了其机理。 LDMOS具有两个功能:平面栅极和扩展沟槽栅极(双栅极(DGs))
14 2021-04-21 -
具有三个分离栅极和高k介电常数的超低导通电阻SOI LDMOS
具有三个分离栅极和高k介电常数的超低导通电阻SOI LDMOS
13 2021-04-21 -
电源技术中的圣邦SPDT模拟开关再添新品导通电阻仅0.5Ω
圣邦微电子(SGMC)高性能单刀双掷(SPDT)模拟信号开关再添新品SGM3003,该产品采用CMOS工艺,具有双向、低阻、低功耗、低漏电流、高速、高带宽的特点。SGM3003为单通道低失真单刀双掷模
7 2020-11-28 -
晶片级导通电阻的估算.pdf
在封装工艺中,芯片粘在封装上;因此,在芯片和封装之间没有明显的电阻。在封装器件中测量RDSON值是有利的,因为它能精确地模拟
6 2020-08-21
暂无评论