一种基于FPGA的低功耗高速解码器设计
用户评论
推荐下载
-
无线传感器网络一种低功耗无线型的应用
近年来,无线技术的爆炸式发展催生了多种工业、科学及医疗(ISM)频带无线标准。由于有了这些新标准,各种无线应用渗透到我们日常生活的方方面面。毫无疑问,无线传感器网络(WSN)便是一种最为受益于这些标准
11 2020-10-28 -
一种基于ASIC的高速异步FIFO设计
分析了异步FIFO的结构和关键技术,在与利用格雷码作为异步FIFO指针编码对比的基础上,提出了一种采用移位码编码方式的FIFO,不仅减小了亚稳态出现的概率,也简化了电路结构,降低了电路面积和功耗,在此
15 2020-10-28 -
一种基于FPGA的时钟同功耗步信息采集方法
传统的异步采集方法会影响采集到的功耗信息的信噪比,降低功耗分析的成功率。针对异步采集的问题提出一种新的时钟同步功耗信息采集方法。该采集方法基于现场可编程门阵列(FPGA)的时钟同步采集平台,使用基于F
0 2024-10-02 -
基于FPGA的指针反馈式低功耗Viterbi译码器设计
为了满足复杂的无线通信系统功耗以及性能要求,提出并设计了一种指针反馈式Viterbi译码器。该译码器使相邻时刻的各状态转移满足单向一对一指向关系,并根据传统译码器初始译码状态从状态0延伸的特点,通过每
13 2020-09-01 -
无线传感器网络一种低功耗无线型应用
近年来,无线技术的爆炸式发展催生了多种工业、科学及医疗(ISM)频带无线标准。由于有了这些新标准,各种无线应用渗透到我们日常生活的方方面面。毫无疑问,无线传感器网络(WSN)便是一种最为受益于这些标准
7 2020-10-28 -
一种低电压超低功耗动态锁存比较器
提出了一种低电压超低功耗动态锁存比较器。采用了自适应双重衬底偏压技术,在适当时间将比较器进行顺向衬底偏压与零衬底偏压的切换,以取得功耗延时积(Power Delay Product,PDP)的优势最大
7 2021-05-11 -
电源技术中的一种基于开关逻辑结构的低功耗SAR ADC的设计
摘 要:设计并实现了一款10 位逐次逼近型模数转换器,该电路采用了改进型开关逻辑结构降低了开关的动作频率,提高了数模转换器的线性度,同时降低了模数转换器的功耗。仿真结果表明,该模数转换器在Charte
7 2020-10-28 -
一种新的基于改进的ADALINE神经网络的DTMF解码器方案
文章首先介绍了基于改进的ADALINE神经网络的DTMF信号检测算法,然后给出了此方法的仿真结果,最后给出了采用TMS320C5402 DSP和TLV320AIC10 AIC实现DTMF信号检测器的工
4 2020-10-28 -
基础电子中的一种低功耗触摸按键应用的设计方法
引言 触摸式按键随着iPod等消费类电子的流行而迅速发展,这一方面因为相关技术的不断进步,可以提供更加稳定的性能;另一方面也因为同类电子产品的基本功能趋同,生产商更加关注如何为用户提供舒适、便捷、
11 2020-11-10 -
一种具有内置节电电路的继电器驱动的低功耗设计
一种具有内置节电电路的继电器驱动的低功耗设计,多个继电器线圈可由单电源供电,该电源必须大到足以同时驱动所有线圈。另外,这些继电器被密集的排布在很小
6 2020-11-06
暂无评论