fpga实现的简易频率计(veilog)
本实验要求设计一个简易的频率计,实现对标准的方波信号进行频率测量,并把测量的结果送到 8 位的数码管显示,所要求测量范围是1Hz~99999999Hz。整个设计的基本原理就是对1 秒钟之内输 入的方波进行计数,把所得数据保存在计数器里,经过译码器处理之后,然后送往数码管显示。这里 采用的方案是在采样时钟的上升沿开始计数,然后在下一个上升沿把计数器里的数据送往数码管,并 且把计数器清零,让其重新计数。整个方案的实现主要分为四个模块:时钟分频(clk_div)模块、计数 器模块(counter)、译码器模块(seg8)、扫描输出(saomiao)模块。
用户评论
推荐下载
-
基于FPGA数字频率计设计
本设计使用VHDL语言写的,并在QuartusII 12.0上进行了仿真实验,并在A-C5FB开发板上进行验证。
26 2018-12-25 -
数字频率计资料VHDL FPGA
包含多篇关于设计数字频率计的文档,以及数字频率计的相关介绍,还有数字频率计的相关VHDL代码等。
25 2019-07-09 -
高精度频率计下载实用频率计软件推荐
频率计是一种用于测量电路或信号中频率的工具。它能够精确地测量频率,并提供可靠的数据分析结果。一款高精度的频率计软件,该软件具有稳定性强、测量精度高等特点。用户可以通过该软件快速准确地测量各种信号的频率
9 2023-08-15 -
基于FPGA的数字频率计VHDL软件实现方法
曾经我也找到晕死,现在贡献出来,方便大众
7 2020-05-26 -
基于fpga的简易频率计数字系统设计
基于fpga的建议等精度频率计测量范围:方波信号1Hz~1Mhz误差《=0.1%(全量程)闸门时间:~1s响应时间:~2S
22 2019-10-17 -
基于61的频率计
简易频率计,可测20khz一下
17 2019-02-15 -
我的频率计proteus
我的频率计 proteus!!!!!!!!!!!!!!!!!!!!!!
32 2019-01-23 -
基于Verilog的频率计
通过对输入的信号的检查实现了对输入波形的频率计算并有控制信号
21 2019-03-07 -
VHDL频率计的设计
VHDL 频率计,可以最小频率是1HZ,最大由FPGA的芯片限制。可以准确测量方波频率。
31 2018-12-20 -
基于51的频率计
基于锐志单片机的汇编程序 实现以1000hz为分界的频率计设计
25 2018-12-20
暂无评论