EDA/PLD中的降低FPGA设计的功耗是一种协调和平衡艺术
用户评论
推荐下载
-
EDA PLD中的基于FPGA的FIFO设计和应用
引 言 在利用DSP实现视频实时跟踪时,需要进行大量高速的图像采集。而DSP本身自带的FIFO并不足以支持系统中大量数据的暂时存储,这就要求大的中间缓存,而专用的高速FIFO芯片价格昂贵且容量受限
13 2020-11-10 -
EDA PLD中的基于FPGA的SOC设计与实现
为减少在印制电路板(PCB)设计中的面积开销,介绍一种Flash结构的现 场可编程门阵列(FPGA)器件,进而介绍采用该器件搭建基于先进精简指令集机器(ARM)的片上系统(SOC)电路的设计方法,该方
31 2020-10-28 -
EDA PLD中的利用FPGA实现的FFT变换设计
随着集成电路的飞速发展,在图像处理,通信和多媒体等很多领域中,数字信号处理技术已经被广泛应用。快速傅立叶变换(FFT)算法的提出,使得数字信号处理的运算时间上面缩短了好几个数量级。因此对FFT 算法及
19 2020-10-27 -
EDA PLD中的基于FPGA的DisplayPort设计与实现
在1月份举办的美国消费电子展(Consumer Electronics Show) 上,数家业界主要的平板电视及显示技术公司纷纷宣布推出高清 3D 电视和令人惊艳的4K x 2K LCD 显示器,从而
30 2020-10-27 -
EDA PLD中的现代FPGA设计的能源优化方案
引言 减少FPGA的功耗可带来许多好处,如提高可靠性、降低冷却成本、简化电源和供电方式、延长便携系统的电池寿命等。无损于性能的低功耗设计 既需要有高功率效率的FPGA架构,也需要有能驾驭架构组件的
12 2020-10-28 -
EDA PLD中的FPGA的时钟频率同步设计
引 言 网络化运动控制是未来运动控制的发展趋势,随着高速加工技术的发展,对网络节点间的时间同步精度提出了更高的要求。如造纸机械,运行速度为1 500~1 800m/min,同步运行的电机之间1μs
39 2020-11-10 -
EDA PLD中的基于FPGA的示波器图文显示设计
0 引言 FPGA(Field Programmable Gate Array),即现场可编程门阵列是大规模可编程逻辑器件,可以取代现行所有的全部微机接口芯片,实现微机系统中的存储、地址译码等多种
18 2020-11-10 -
EDA PLD中的基于FPGA的数据采集系统设计
摘要:结合高速FPGA的特点, 设计了一套数据采集系统。该系统以FPGA作为采集系统的核心, 应用FPGA的内部逻辑实现时序控制,对数据进行采集、显示,并将处理后的结果通过USB口传输到上位机。该系统
19 2020-11-10 -
EDA PLD中的基于FPGA的SoftSerdes设计与实现
0引言 在高速源同步应用中,时钟数据恢复是基本的方法。最普遍的时钟恢复方法是利用数字时钟模块(DCM、)产生的多相位时钟对输入的数据进行过采样。但是由于DCM的固有抖动,在频率很高时,利用
25 2020-12-07 -
EDA PLD中的基于FPGA的芯片设计及其应用
过去,半导体行业一直关注的两个目标是缩小体积和提高速率。近 40年来,对这些目标的追求促使行业发展符合摩尔定律,性能和电路密度每18个月翻倍。导致技术高速发展,蕴育了计算机革命、互联网革命以及现在的无
20 2020-11-12
暂无评论