EDA/PLD中的蓝牙HCI UART主控制接口的FPGA设计与实现
用户评论
推荐下载
-
EDA PLD中的基于FPGA的等精度频率计的设计与实现
摘 要:利用等精度测量原理,通过FPGA运用VHDL编程设计一个数字式频率计,精度范围在DC~100 MHz,给出实现代码和仿真波形。设计具有较高的实用性和可靠性。 关键词:FPGA;等精度
4 2020-12-13 -
EDA PLD中的基于FPGA的判决反馈均衡器的设计与实现
1. 引言 在移动通信和高速无线数据通信中,多径效应和信道带宽的有限性以及信道特性的不完善性导致数据传输时不可避免的产生码间干扰,成为影响通信质量的主要因素,而信道的均衡技术可以消除码间干扰和
21 2020-12-13 -
EDA PLD中的通过EDA设计工具了解FPGA的设计流程
对于初学者而言,FPGA的设计流程是否显的"又臭又长"呢?呵呵,如果真的有这样的感觉,没有关系,下面我就通过对软件的使用来了解FPGA的设计流程。 1)使用synplify
10 2020-10-27 -
EDA PLD中的利用Freeze技术的FPGA实现低功耗设计
由于更严格的功耗限制、规范和标准要求,系统设计师现在比什么时候都关注功耗问题。对于下一代的设计,功耗预算通常得到稳定的控制,或者降低,但却增加了更多的特性和处理能力需求。通常,尽管产品特性和性能需求不
20 2020-12-23 -
EDA PLD中的基于FPGA的VGA时序彩条信号设计实现
0 引 言 利用现场可编程逻辑器件产生VGA时序信号和彩条图像信号,并将其作为信号源,应用于电视机或计算机等彩色显示器的电路开发,方便彩色显示器驱动控制电路的调试。计算机显示器的显示有许多标准,常
20 2020-11-11 -
EDA PLD中的同步数字复接的设计及其FPGA实现
摘要:在简要介绍同步数字复接基本原理的基础上,采用VHDL语言对同步数字复接各组成模块进行了设计,并在ISE集成环境下进行了设计描述、综合、布局布线及时序仿真,取得了正确的设计结果,同时利用中小容量的
17 2020-12-13 -
EDA PLD中的基于FPGA的数字秒表的设计
应用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了系统的开发时间,提高了工作效率。本文介绍一种以FPGA为核心,以VHDL为开发工具的数字秒表,并给出源程序和仿真结果。 1
18 2020-11-10 -
EDA PLD中的使用Verilog实现基于FPGA的SDRAM控制器
摘 要:介绍了SDRAM的特点和工作原理,提出了一种基于FPGA的SDRAM控制器的设计方法,使用该方法实现的控制器可非常方便地对SDRAM进行控制。关键词:SDRAM;控制器;Verilog;状态机
9 2020-12-16 -
EDA PLD中的好用的Verilog串口UART程序
==========================================================================//------------------------
18 2020-11-09 -
EDA PLD中的FPGA的功耗概念与低功耗设计研究
摘要: 随着半导体工艺的飞速发展和芯片工作频率的提高,芯片的功耗迅速增加,而功耗增加又导致芯片发热量的增大和可靠性的下降。因此,功耗已经成为深亚微米集成电路设计中的一个重要考虑因素。本文围绕FPGA功
18 2020-11-09
暂无评论