EDA/PLD中的基于FPGA的IRIG B编码器的设计
用户评论
推荐下载
-
EDA PLD中的基于FPGA的VGA图象信号发生器设计
1、引言 VGA(视频图形阵列)作为一种标准的显示接口在视频和计算机领域得到了广泛的应用。VGA图像信号发生器是电视台、电视机生产企业、电视维修人员常用的仪器,其主要功能就是产生标准的图像测试信号
10 2020-11-12 -
EDA PLD中的基于FPGA的X射线安检设备控制器设计
摘 要:依据X射线安检设备各部分工作原理及控制要求,本文采用FPGA和以太网技术设计了基于FPGA的X射线安检设备控制器。本文以Xilinx公司的ISE为开发平台,在ModelSim中仿真了控制器各个
9 2020-11-26 -
EDA PLD中的VHDL编码风格设计考虑
1. 在不是不得以的情况的话,不是用异步设计。而应该使用同步设计。2. 分割模块 把一个设计分割为几个易于管理的块,有利于团队工作。如果只有一个主要功能模块则分为几个子模块。遵循SPEC分割。3. 复
8 2020-12-13 -
EDA PLD中的基于FPGA的空间存储器纠错系统的设计研究
1、引言 阿尔法磁谱仪(Alpha Magnetic Spectrometer,AMS)实验室是丁肇中博士领导的由美、俄、德、法、中等16个国家和地区共300多名科学家参加的大型国际合作项目。它是
14 2020-11-10 -
EDA PLD中的基于FPGA的卷积编译码器的设计与实现
摘要:为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案。该设计方案通过在ISE
6 2020-11-06 -
EDA PLD中的基于FPGA的部分响应CPM信号解调器的设计
在现有的民用、军用通信系统的众多应用领域中,为了实现高速率数据传输,提高频谱利用率,必须采用带宽效率更高的编码、调制技术。在众多的调制方式中,连续相位调制信号(CPM 信号)具有恒包络特性,它用于承载
10 2020-11-06 -
EDA PLD中的基于FPGA的栈空间管理器的研究和设计
摘 要: 提出了一种将堆栈空间划分为任务栈和中断嵌套栈的设计结构,使堆栈空间最小化。采用VHDL硬件语言,在FPGA设备上模拟实现了具有自动检验功能的栈空间管理器。栈空间管理器由不同功能的逻辑模块组
8 2020-11-06 -
EDA PLD中的基于FPGA的RISC微处理器的设计与实现
20世纪80年代初兴起的RISC技术一直是计算机发展的主流,RISC微处理器的一些基本理论则是计算机领域的重要基础常识,但具体实现仍有难度。电子设计自动化(Electronic Design Auto
21 2020-12-12 -
EDA PLD中的基于CPLD FPGA的半整数分频器的设计
摘要:简要介绍了CPLD/FPGA器件的特点和应用范围,并以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plus II开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来设计数字逻辑
10 2020-12-13 -
EDA典型单元电路的编码器的设计
编码器可将2N个分离的信息代码以N个二进制码来表示。编码器常常应用于影音压缩或通信方面,以达到精简传输量的目的。可以将编码器看成压缩电路,译码器看成解压缩电路。传送数据前先用编码器压缩数据后再传送出去
12 2021-02-25
暂无评论