EDA/PLD中的赛灵思高性能40nm Virtex 6 FPGA系列通过验证
用户评论
推荐下载
-
EDA PLD中的EDA技术与FPGA设计应用图
摘 要:EDA技术是现代电子设计技术的核心,它在现代集成电路设计中占据重要地位。随着深亚微米与超深亚微米技术的迅速发展,FPGA设计越来越多地采用基于VHDL的设计方法及先进的EDA工具。本文详细阐述
24 2020-12-13 -
EDA PLD中的降低FPGA功耗的设计
使用这些设计技巧和ISE功能分析工具来控制功耗 新一代 FPGA的速度变得越来越快,密度变得越来越高,逻辑资源也越来越多。那么如何才能确保功耗不随这些一起增加呢?很多设计抉择可以影响系统的
17 2020-12-31 -
EDA PLD中的DDS的FPGA实现设计
根据图1,并假定相位控制字为0,这时DDS的核心部分相位累加器的FPGA的设计可分为如下几个模块:相位累加器SUM99、相位寄存器REG1、正弦查找表ROM和输出数据寄存器REG2,其内部组成框图如图
31 2020-11-17 -
EDA PLD中的FPGA的VHDL源程序
EDA/PLD中的FPGA的VHDL源程序
11 2020-11-17 -
EDA PLD中的面向FPGA的ESL工具
逻辑设计领域正在发生根本变化。新一代设计工具帮助软件开发者将其算法表达直接转换成硬件,而无需学习传统的硬件设计技术。 这些工具及相关设计方法学一起被归类为电子系统级 (ESL) 设计,广泛地指从比
6 2020-12-12 -
EDA PLD中的FPGA协同处理的优势
Xilinx ESL计划为传统的DSP系统设计人员带来功能强大的FPGA协处理器 传统的、基于通用DSP处理器并运行由C语言开发的算法的高性能DSP平台,正在朝着使用FPGA预处理器和/或协处理器的方
18 2020-12-13 -
EDA PLD中的精简的FPGA编程方法
引言便携式、小型的仪表和设备是一个非常重要的应用领域,在未来一段时间内会有比较大的市场。而FPGA等现场可编程器件也是正在兴起与普及的一种器件,把FPGA更好地运用到上述仪表和设备中,可以减少这些仪器
12 2020-12-13 -
EDA PLD中的基于混合信号FPGA的智能型验证流程
为了因应市场对于较高性能、较小的系统尺寸及降低成本和电源的需求,系统设计者正将较高层级的混合信号功能整合在他们的系统单芯片(SoC)设计中。随着这些SoC设计上的混合信号组件数量增加了,基本的功能验证
11 2020-11-12 -
EDA PLD中的Xilinx针对Virtex5FXT FPGA推出新版开发套件
赛灵思公司日前宣布推出一款强大的开发工具套件,用于构建基于PowerPC 440和MicroBlaze处理器的嵌入式处理系统。这款新的开发套件基于Virtex?-5 FXT FPGA系统集成平台,可同
18 2020-11-22 -
基于赛灵思FPGA的数字频域干扰抵消器
直放站在现代通信系统中是必不可少的,但是如果直放站的收发天线隔离度不够,整机增益偏大时,输出信号经延时后反馈到输入端,会使直放站输出信号发生严重失真产生自激。在无线通信系统的同频直放站中,为了减小产品
13 2020-10-27
暂无评论